数字电路试题五套含答案.docx
- 文档编号:15366506
- 上传时间:2023-07-03
- 格式:DOCX
- 页数:20
- 大小:23.33KB
数字电路试题五套含答案.docx
《数字电路试题五套含答案.docx》由会员分享,可在线阅读,更多相关《数字电路试题五套含答案.docx(20页珍藏版)》请在冰点文库上搜索。
数字电路试题五套含答案
数字电路试题五套(含答案)
《数字电子技术》试卷一
一、填空(每空1分,共25分)
1、(10110)2=()10=()16
(28)10=()2=()16
(56)10=()8421BCD
2、最基本的门电路是:
、、。
3、有N个变量组成的最小项有个。
4、基本RS触发器的特征方程为_______,约束条件是__.
5、若存储器的容量是256×4RAM,该RAM有___存储单元,有字,字长_____位,地址线根。
6、用N位移位寄存器构成的扭环形计数器的模是________.
7、若令JK触发器的J=K=T则构成的触发器为_______.
8、如图所示,Y=。
9、如图所示逻辑电路的输出
10、已知Y=AB+BC+ACD,则Y/=。
11、组合逻辑电路的特点是_________、___________;与组合逻辑电路相比,时序逻辑电路的输出不仅仅取决于此刻的_______;还与电路有关。
二、化简(每小题5分,共20分)
1、公式法化简(1)Y=ABC+ABC+BC+BC+A
(2)Y=ABC+A+B+C
2、用卡诺图法化简下列逻辑函数(1)Y=BCD+BC+ACD+ABD
(2)Y=åm(1,3,4,9,11,12,14,15)+åd(5,6,7,13)
三、设下列各触发器初始状态为0,试画出在CP作用下触发器的输出波形(10分)
四、用74LS161四位二进制计数器实现十进制计数器(15分)
Cr
QA、QB、QC、QD:
数据输出端;A、B、C、D:
数据输入端;P、T:
计数选通端;Cr:
异步复位端;CP:
时钟控制输入端;LD:
同步并置数控制端;C:
位输出端;五、某汽车驾驶员培训班结业考试,有三名评判员,其中A为主评判员,B、C为副评判员,评判时,按照少数服从多数原则,但若主评判员认为合格也可以通过。
试用74LS138和与非门实现此功能的逻辑电路。
(15分)
六、试分析如图电路的逻辑功能,设各触发器的初始状态为0(15分)
《数字电子技术》试卷一参考答案
一、填空(每空1分,共25分)
1、(22)10、(16)16;(11100)2、(1C)16;(01010110)8421BCD。
2、与、或、非。
3、2。
4、NQn+1=S+RQn
RS=0
5、1024、256、4位、8根。
6、2N。
7、T触发器。
8、Y=A+B。
9、Y=AB+CD
10、Y=(A+B)(B+C)(A+C+D);Y/=(A+B)(B+C)(A+C+D)
11、即刻输入、即刻输出;输入信号、原来状态。
二、化简(每小题5分,共20分)
1、公式法:
Y=A+C;Y=1
2、卡诺图法:
Y=BC+BD;Y=B+D
三、(本题10分)
四、(本题15分)
反馈置“0”法:
五、(本题15分)
解:
根据设计要求,设输入变量为A(主评判员)、B、C(副评判员)=1时,认为合格;A、B、C=0时认为不合格;输出变量为L=1通过,L=0不通过。
六、(本题15分)
《数字电子技术》试卷二
一、填空(每空1分,共20分)
1、(1001101)2=()10=()8=()16;
(27)10=()8421BCD。
2、客观事物的最基本的逻辑关系有逻辑逻辑和_____逻辑三种。
3、函数F1=+的反演式1;函数F2=A+BC的对偶式
F2’
4、51个“1”连续进行异或运算,其结果是
5、基本R-S触发器的特征方程为;约束条件是。
6、按照逻辑功能的不同特点,数字电路可分为______________、_____________两大类。
7、J-K触发器,当J=K=0时,触发器处于_________状态;J=0、K=1时,触发器状态为________
;
K=0、J=1时,触发器状态为_________;J=K=1时,触发器状态__________。
8、某中规模寄存器。
二、化简(每题5分,共20分)
1、用公式法化简下列逻辑函数。
1)F=(AÅB)AB+AB+AB
2)F=AB++BD+BCE
2、用卡诺图法化简下列逻辑函数。
1)F=
2)F=
åm(0,2,3,4,8,10,11)åm(0,1,4,9,12,)+åd(2,3,6,10,11,14)
三、设计一个三变量判偶电路,当输入变量A,B,C中有偶数个1时,其输出为1;否则输出为0。
并用3/8线译码器(74LS138)和适当门电路实现。
(16分)
四、如下图所示维持阻塞D触发器,设初态为0。
根据CP脉冲及A输入波形画出Q波形。
(8分)
五、用74LS161构成六进制计数器,用两种方法实现,并画出状态图。
74LS161的功能表如下所示。
(16分)
六、试分析下图的逻辑电路,写出电路的驱动方程、状态方程、列出状态转换真值表、画出
状态转换图,说明电路的逻辑功能。
(20分)
《数字电子技术》试卷二参考答案
一、填空(每空1分,共20分)
1、77,115,4D,00100111。
2、与、或、非。
3、(A+)(B+),A(B+C)。
4、1。
5、Qn+1=S+n,+=1(或RS=0)。
6、组合逻辑电路,时序逻辑电路。
7、保持,置“0”,置“1”,翻转(或计数)。
8、6,7。
二、化简(每题5分,共20分)
1、1)F=A+B2)F=+B
2、1)F=++2)F=++
《数字电子技术》试卷三
一、填空题(共19分,每空1分)
1.按逻辑功能的不同特点,数字电路可分为两大类。
2.在逻辑电路中,三极管通常工作在和状态。
3.(406)10=()8421BCD
4.一位数值比较器的逻辑功能是对数据进行比较,它有、、三个输出端。
5.TTL集成JK触发器正常工作时,其Rd和Sd端应接电平。
6.单稳态触发器有两个工作状态是暂时
的。
7.一般ADC的转换过程由、和4
个步骤来完成。
8.存储器的存储容量是指。
某一存储器的地址线为A14~A0,数据线为D3~D0,其存储容量是。
一、判断题(共16分,每题2分)
1.TTL或非门多余输入端可以接高电平。
()
2.寄存器属于组合逻辑电路。
()
3.555定时器可以构成多谐振荡器、单稳态触发器、施密特触发器。
()
4.石英晶体振荡器的振荡频率取决于石英晶体的固有频率。
()
5.PLA的与阵列和或阵列均可编程。
()
6.八路数据分配器的地址输入(选择控制)端有8个。
()
7.关门电平UOFF是允许的最大输入高电平。
()
8.最常见的单片集成DAC属于倒T型电阻网络DAC。
()
三、选择题(共16分,每题2分)
1.离散的,不连续的信号,称为()。
A.模拟信号B.数字信号
2.组合逻辑电路通常由()组合而成。
A.门电路B.触发器C.计数器
3.8线—3线优先编码器的输入为I0—I7,当优先级别最高的I7有效时,其输出Y2·Y1·Y0的值是()。
A.111B.010C.000D.101
4.十六路数据选择器的地址输入(选择控制)端有()个。
A.16B.2C.4D.8
5.一位8421BCD码译码器的数据输入线与译码输出线的组合是()。
A.4:
6B.1:
10C.4:
10D.2:
4
6.常用的数字万用表中的A/D转换器是()。
A.逐次逼近型ADCB.双积分ADCC.并联比较型ADC
7.ROM属于()。
A.组合逻辑电路B.时序逻辑电路
8.有一个左移移位寄存器,当预先置入1011后,其串行输入固定接0,在4个移位脉冲
CP作用下,四位数据的移位过程是()。
A.1011--0110--1100--1000—0000B.1011--0101--0010--0001—0000
四、综合题(32分)
1、对下列Z函数要求:
(1)列出真值表;
(2)用卡诺图化简;(3)画出化简后的逻辑图。
(9分)Z=AB+A·B·C+A·B·C
BC=0
2、对下列门电路:
(1)写出门电路的名称;
(2)写出它们的输出。
(8分)
例:
与门Y=AB
BYABYYA
A
BEN(a)
(b)(c)
uIuO
(d)
3、分析下列电路是几进制的计数器。
(10分)
4、555定时器的功能表如下,
(1)简单分析下图电路的工作原理,
(2)该555定时器组成什么电
路,(3)画出相应的输出波形。
(5分)
555定时器功能表
uI
VCCu2313
t
O
uo0
t
五、设计题(17分)
1、试用3线—8线译码器74LS138和门电路实现下列函数。
(10分)
Z(A、B、C)=AB+AC
2、74LS161是同步4位二进制加法计数器,其逻辑功能表如下,试分析下列电路是几
进制计数器,并画出其状态图。
(7分)
74LS161逻辑功能表
《数字电子技术》试卷三答案
一、填空题(共19分,每空1分)
组合逻辑电路、时序逻辑电路
1.饱和、截止
2.010000000110
3.A和B两个、YA>B、YA<B、YA=B
4.高
5.稳态、暂稳态、暂稳态
6.采样、保持、量化、编码
7.存储单元的总和、215×4CP“1”“1”“1”
二、判断题(共16分,每题2分)
1.×2.×3.√4.√5.√6.×7.×8.√
三、选择题(共16分,每题2分)
1.B2.A3.C4.C5.C6.B7.A8.A
四、综合题
1、解
(1)真值表(2分)
(2)卡诺图化简(3分)
(3)逻辑图(表达式2分,逻辑图2分)
Z=AB+AB+
C=A⊕B+CBC=0
2、解
ABC
Z
(a)异或门Y=AB+AB=A⊕B
(2分)(b)集电极开路与非门Y=A·B(2
分)(c)三态门EN=0时,Y=A·B;EN=1时,Y=高阻抗(2分)(d)CMOS传输门C=1、C=0时,uO=uI(2分)
3、解:
J0=1,K0=1,J1=Q0,K1=Q0Z=Q1Q0(1分)
n
n
Qn+1=JQ+KQn(CP¯)
n+1nnnnnQ0=J0Q0+K0Q0=1·Q0+1·Q0=Q0(CP¯)
n+1nnnQ1=J1Q1n+K1Q1n=Q0Q1n+Q0Q1(CP¯)(2分)
n
状态表(3分)
Q1Q0/Z
(2分)
归纳上述分析结果可知,该时序电路为同步4进制加法计数器。
(2分)
4、
u2313u五、设计题目
1、解:
Z(A、B、C)=AB+AC=AB(C+C)+AC(B+B)
=ABC+ABC+ABC+ABC
=m1+m3+m6+m7=m1·m3·m6·m7(5分)
(5分)
2、
(1)当74LS161从0000开始顺序计数到1010时,与非门输出“0”,清零信号到来,异步清零。
(1分)
(2)该电路构成同步十进制加法计数器。
(2分)
(3)状态图(4分)
“1
Z
《数字电子技术》试卷四
一、填空题:
(15×2=30分)
1.完成数制转换(101011111)2=()16=()8421BCD,
(3B)16=()10=()8421BCD
2.三种基本的逻辑运算关系是
3.Z=AB+AC的对偶式为。
4.晶体三极管有三种工作状态:
、中三极管一般作为开关元件使用,即工作在和。
5.存储8位二进制信息,要
6.JK触发器特征方程为。
二、单项选择题:
(5×3=15分)
1.下列各式中的四变量A、B、C、D
(A)ABCD(B)AB(C+D)(C)(D)A+B+C+D2.Y=A的反函数为。
B+C+D+C(A)Y=(A+B)×C×DC×(B)Y=(A+B)×C×DC×
(C)Y=(A+B)×C×DC×(D)Y=(A+B)×C×DC×
3.四个逻辑变量的取值组合共有
(A)8(B)16(C)4(D)15
4.已知逻辑函数F(A,B)=AB+AB,是函数值为1的A,B取值组合是:
(A)00,11(B)01,00(C)01,10(D)01,11
5.2048×8位RAM芯片,其数据线的个数是:
。
(A)11(B)8(C)14(D)211
三、综合题。
(55分)
1.用与非门实现逻辑函数Z=AB+AC(5分)
2.判断函数Z=AD+ABC+ABC是否会出现竞争冒险现象。
(10分)
3.用数据选择器实现函数Z=F(A,B,C)=Σm(0,2,4,5,6,7)(10分)
Z
A2
B1
C0
D0D1D2D3D4D5D6D
4.下列电路为几进制计数器?
画出状态转换图。
(12分)
5.试分析图示电路,写出其驱动方程、输出方程、状态方程,画出状态转换表、状态转换图、说明其逻辑功能。
(18分)
《数字电子技术》试卷四答案
一、填空题
1.15F、1101010001,59、1011001
2.与、或、非
3.(A+B)(A+C)
4.截止、放大、饱和,截止、饱和
5.8
6.Qn+1=+n
二、选择题
AABCB
三、综合题
A
B
C
2.会出现竞争冒险。
例:
B=1,C=0,D=1;B=0,C=1,D=1等等
3.
4.10进制计数器。
从
5.驱动方程:
J1=K1=1
J2=K2=Q1n
nJ3=K3=Q2Q1n
输出方程:
C=Q3Q2Q1
状态方程:
nnnQ1n+1=1nQ2n+1=Q2nÅQ1n
Q3n+1=3nQ2nQ1n+Q3nQ2nQ1n
从同步8进制加法计数器,当计数到111状态时C输出1
《数字电子技术》试卷五
一、填空题(20分)
1.数字信号只有和两种取值。
2.十进制123的二进制数是;八进制数是;十六进制数是。
3.设同或门的输入信号为A和B,输出函数为F。
若令B=0,则F=
若令B=1,则F=
4.三态门的输出有、、三种状态。
5.设JK触发器的起始状态Q=1
若令J=1,K=0,则Qn+1=。
若令J=1,K=1,则Qn-1=。
6.BCD七段翻译码器输入的是位码,输出有个。
7.一个N进制计数器也可以称为分频器。
8.有一个6位D/A转换器,设满度输出为6.3V,输入数字量为110111,则输出模拟电压为。
9.设ROM容量为256字×8位,则它应设置地址线条,输出线条。
10.用256字×4位RAM,扩展容量为1024字×8位RAM,则需要片。
二、选择题(20分)
1.离散的,不连续的信号,称为()
A、模拟信号B、数字信号
2.组合逻辑电路通常由()组合而成。
A、门电路B、触发器C、计数器
3.十六路数据选择器的地址输入(选择控制)端有()个
A、16B、2C、4D、8
4.一位8421BCD码译码器的数据输入线与译码输出线的组合是()
A、4:
6B、1:
10C、4:
10D、2:
4
5.能实现脉冲延时的电路是()
A、多谐振荡器B、单稳态触发器C、施密特触发器
6.8线—3线优先编码器的输入为0-7,当优先级别最高的7有效时,其输出210的
值是()
A、111B、010C、000D、101
7.JK触发器在CP作用下,若状态必须发生翻转,则应使()
A、J=K=0B、J=K=1C、J=O,K=1
8.有一个左移位寄存器,当预先置入1011后,其串行固定接0,在4个移位脉冲CP作用下,四位数据的移位过程是()
A、1011—0110—1100—1000—0000B、1011—0101—0010—0001—0000
9.有一位二进制数码需要暂时存放起来,应选用()
A、触发器B、2选1数据选择器C、全加器
10.EPROM是指()
A、随机读写存储器B、可编程逻辑阵列
可编程只读存储器D、可擦除可编程只读存储器
三、判断题(10分)
1、n个变量的逻辑函数,其全部最小项共有n个。
()
2、与非门可以用作反相器。
()
3、寄存器是组合逻辑器件。
()
4、寄存器要存放n位二进制数码时,需要2n个触发器。
()
5、3位二进制计数器可以构成模值为23+1的计数器。
()
6、十进制计数器最高位输出的周期是输入CP脉冲周期的10倍。
()
7、JK触发器在CP作用下,若J=K=1,其状态保持不变。
()
8、要对16个输入信号进行编码,至少需要4位二进制码。
()
9、组合逻辑电路t时刻状态和t-1时刻该电路的状态有关。
()
10、一个容量为256×4位的RAM有4条数据线。
()
,12,15)
《数字电子技术》试卷五答案
一、填空题(20分)
1、0,1
2、1111011,173,713
3、A
4、0,1,高阻
5、1,0
6、4,二进制,7
7、N
8、5.5V
9、8,8
10、8
二、选择题(20分)
1、B2、A3、C4、C5、B6、C7、B8、A9、A10、D
三、判断题(10分)
1、ⅹ2、√3、ⅹ4、ⅹ5、ⅹ6、√7、ⅹ8、√9、ⅹ
10、√
四、化简逻辑函数(15分)
1、F=C(过程略)
2、F(A,B,C,D)=C+BD(过程略)
五、综合题(35分)
1、解:
(1)根据逻辑函数选用译码器。
由于函数Y中
个变量,故选用3线-8线译码器74LS138。
其输出为低
再选一个与非门。
(2)因为74LS138的输出表达式为:
Yi=mi,i=0~7
(3)写出逻辑函数的最小项表达式:
有A、B、C三电平有效,故Y=AgBgC+ABC+ABC
=m0+m2+m7=m0·m2·m7
(4)将逻辑函数与74LS138的输出表达式进行比较,设A=A2、B=A1、C=A0,得:
Y=m0·m2·m7=Y0·Y2·Y7
(5)所以,用一片74LS138再加一个与非门就可实现函数。
其逻辑图如上图所示。
2、
(1)驱动方程:
J0=1,K0=1J1=Q0,K1=Q0J2=Q0gQ1,K=2
(2)状态方程
Q0
Q1n+1nn=J0Q0n+K0Q0=Q0(CP¯)nnnn=J1Q1n+K1Q1n=Qg0nQ1+Q0nQ=gQQ+110
nnQ2gQ1nQ(0nnQQ(10nnnnnnQg10Qn+1C)P¯Q2n+1nnn=J2Q2n+K2Q2=Qg2Qg1nQ+0C¯P)
(3)状态转换真值表、状态图、时序图
(4)从状态图可知,随着CP脉冲的递增,触发器输出Q2Q1Q0值是递减的,且经过8个CP脉冲完成一个循环过程。
所以,此电路是一个同步3位二进制(或1位八进制)减法计数器。
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 数字电路 试题 五套含 答案