可预置时间的显示播音系统的正文.docx
- 文档编号:14014181
- 上传时间:2023-06-20
- 格式:DOCX
- 页数:21
- 大小:629.98KB
可预置时间的显示播音系统的正文.docx
《可预置时间的显示播音系统的正文.docx》由会员分享,可在线阅读,更多相关《可预置时间的显示播音系统的正文.docx(21页珍藏版)》请在冰点文库上搜索。
可预置时间的显示播音系统的正文
可预置时间的显示播音系统的正文(总20页)
1设计任务描述
设计题目:
可预置时间的显示播音系统的设计
设计主要内容及要求
设计目的
(1)掌握可预置时间的显示报警系统的设计电路的构成、原理与设计方法;
(2)熟悉集成电路的使用方法。
基本要求
(1)某电台23时30分停止播音,第二早4时30分开机准备播音,要求早晨无人时自动启动机组播音;
(2)晶体振荡电路及分频电路;
(3)可控制的计数、锁存、译码、显示系统。
发挥部分
时、分显示电路;
2设计思路
可预置定时显示播音系统是由脉冲发生器、分频地电路、计数电路、锁存电路、比较电路、译码电路、显示电路,等七大部分构成的。
所谓的脉冲信号,此系统可以进入自动计时状态,当时间到与我们预置的相同后电台就开始自动播音,用一个了290六进置计数器和一个290十进制的计数器组成的一个六十分频电路的功能使显示器时期能够能够每隔60秒显示器显示一次,当时钟个位和分钟十位的输入信号与我们在所存器预定的信号相同,输出00,播音系统开始响。
因为播音系统是由脉冲产生的,需要1HZ的方波,我选用了555多谐振荡器,使其产生10000HZ的方波,我们需要的是1HZ的方波,就必须用分频器来实现,我选用了4个同步10进制的74160分频,就能产生1HZ的方波,然后再通过六十进制和二十四进制计数器实现秒分时电路加法计数。
此系统中比较器我选用的是7485,他的作用就是用来实现我们预制的时间,当计数器的时间与比较器设定的时间相同时,比较器输出高电平信号,输入扬声器的触发器端,使扬声器其能够及时播音,还有就是在显示器上面把消引端接上高电平使显示器随时都亮着。
3设计方框图
扬声器
4各部分电路设计及参数计算
振荡器
图555多谐振荡器的逻辑电路
555定时器和外接元件R1、R2、C构成多谐振荡器,脚2与脚6直接相连。
电路没有稳态,仅存在两个暂稳态,电路亦不需要外接触发信号,利用电源通过R1、R2向C充电,以及C通过R2向放电端
放电,使电路产生振荡。
电容C在
和
之间充电和放电,从而在输出端得到一系列的矩形波。
555电路要求R1与R2均应不小于1KΩ,但两者之和应不大于Ω。
此部分电路是由555多谐振荡器和分频电路两部分构成,其中分频电路是有4个十进制的74160计数器通过并联方式组成的,它是直接影响后面电路的工作情况,所以他的精度和稳度是要求相当高的, 由555定时器和外接元件R1、R2、C构成多谐振荡器,脚2与脚6直接相连。
电路没有稳态,仅存在两个暂稳态,电路亦不需要外加触发信号。
555电路要求R1与R2均应大于或等于1KΩ,但R1+R2应小于或等于Ω。
外部元件的稳定性决定了多谐振荡器的稳定性,555定时器配以少量的元件即可获得较高精度的振荡频率和具有较强的功率输出能力。
因此这种形式的多谐振荡器应用很广。
我用的是55多谐振荡器来实现的,在设计时,取R1=,R2=720k。
令其产生脉冲的频率为10HZ,有多谐振荡周期公式:
得到公式:
带入数值:
其产生的100000HZ的脉冲通入分频器的CP端,通过四个十进制174160,最后输出一个1HZ的脉冲。
分频器
图74LS160分频器
由于电路所需要的频率为1Hz,而振荡器多产生的频率过高,所以需要用分频器进行分频然后使用,实际上分频器也就是计数器,将四个十进制计数器级联后,用前一个计数器的进位信号来控制下一个计数器的工作与否,由于我选用的计数器是74LS160它一个用上升沿控制计数的而进位信号结束时才应该是有效信号,所以我在两个计数器之间加上一个非门,这样输出信号每经过一个计数器频率就会降为原来的1/10,所以原来的10000Hz频率信号在经过4个计数器后便可以得到我所需要的1Hz的信号。
其中分频器件74160如图所示。
其中74160的引脚功能图如下:
引出端符号:
功能段
CLR
清零端
QA-QD
输出端
ENP
使能控制端
ENT
使能控制端
CLK
输入端
LOAD
预置端
74160之间(或称为各级之间)的连接方式可分为串行进位方式、并行进位方式、整体置零方式和整体置数方式几种,假定已有的是N进制计数器,而需要得到的是M进制计数器,若M可以分解为两个小于N的因数相乘,即M=N1×N2,则可采用串行进位方式或并行进位方式将一个N1进制计数器和一个N2进制计数器连接起来.构成M进制计数器,而74160本身就是一十进制计数器,正好是我们所需要的,该系统同中采用的分频电路是用并行进位方式的接法来实现进位的,如图所示用了4个集成块,首先第一个74160的工作状态端控制端ENP和ENT都接高电平,实其处于计数状态,以第一个74160的仅为输出端C作为第二个74160的ENP和ENT的输入端,每当第一个计数器计成9(1001)时,下一个CP信号到达时,第二个计数器开始工作,而第一个计数器循环计数为0(0000),他的C端回到低电平,第一个计数器的控制端ENP和ENT恒为1,这样就能使计数器始终处于工作状态。
以此类推,后几个计数器的连接方式与前面的完全相同,工作状态也与第一片与第二片之间的工作状态一样。
通过四个十进制174160,最后输出一个1HZ的脉冲。
分频电路如图所示。
图分频器的逻辑电路
计数器电路
图计数器的逻辑电路
这部分我同样采用了74160这个器件,我要用6个74290做成一个60进制的分频时
钟输入产生电路,一个60进制的分计数器和一个24进制的时计数器。
74290本身是一个10进制的计数器,我要将右边的两个连接起来组成一个60进制的秒计数器,就需要把秒计数器的十位74290做成6进制计数器。
当其没有输出0110时,RD处于高电平工作状态,而分计数器的个位74290的CP端由于反向器的作用则始终处于低电平,不工作。
当输出为0110时,RD处出现下降沿,计数器置0。
与非门输出的低电平经过一个反向器转为高电平,此时分计数器的个位的CP端则出现上升沿,开始工作。
如此,就完成了60进制的秒计数器也完成了由秒向分的进位,其中计数器电路如图所示。
锁存器电路
图锁存器的逻辑电路
为了能够达到每60秒在LED显示器上显示一次时间的效果,需要加上一个锁存器,在这里我用了74LS77这个器件,据我的了解其实它就是一个4块D触发器的集成产品,在器件上有四个控制端分别用来控制4个D触发器的工作状态,因为D触发器是输入什么输出就是什么,所以四个控制端就分别控制四个D触发器的D端是否与外电路向连,从而达到读取存入输出与将储存数据输出两种状态,在这部分里通过控制使其每60秒开通一次以储存一次并将存入数据输出给译码器从而达到显示时间的目的。
计数锁存电路是每个数字钟电路的重要组成部分将秒信号输入计数器的CP端,通过四个计数器的串行级联得
到分、时的输出信号。
又分别通过锁存器,进而输入译码显示系统,锁存器电路如图
所示。
译码显示电路
图译码显示逻辑电路
这部分电路所要完成的工作是将计数器所记录的时间显示出来,首先LED显示器是无
法直接从计数器读取数据进行显示的,所以在计数器和显示器中间需要加上一个译码器,译码器我选用的是七段显示译码器74LS47,它是一个共阴极译码器所以对应的我用了一个共阴极的LED显示器,所谓的共阴极就是把显示器里所有二极管的阴极接到了一起并且接地,所以译码器输出的应是高信号译码显示电路如图所示。
比较器电路
图比较器逻辑电路
比较器我选择的是74LS85,两个比较器分别接到时钟个位和分钟十位计数器,比较器开始的时候预置的是0011和0010,时钟走到与预置时间相同时,比较器发出高电平,电台开始播音,比较器电路图如图所示。
播音电路
图播音器逻辑电路
这部分电路所要完成的工作也就是这次课程设计最后的要求了,在最后达到预定要求的时候需要发出警报进行提示,在这里我又用到了555定时器,这里我把它改装成了单稳态电路,用前面计时器应发出的有效信号对它进行控制,用555连成的单稳态电路在稳态
期间会从555定时器的3脚输出低电平,后面所接的扬声器是不会响的,当计数器计到0011和0010的时候,两块计数器的借位端会同时发出借位信号,借位信号为高所以我用与门连接这样满足要求的信号才会被输出来,但是555单稳态电路的触发信号是一个下降沿也就是低信号,需要在与门后加一非门,所以我就直接用了一个与非门来连接计数器与报警电路,当计数器计到0011和0010的时候就会有高信号通过与门在经过非门形成低信号对单稳态电路进行触发,触发后单稳态电路会进入暂稳态,这时就会从555定时器的3脚输出一段高电平,这个高电平就可以用来驱使电台播音,电路图如图所示。
5工作过程分析
可预置时间的显示播音系统的是由多谐振荡脉冲发生器、分频电路、计数电路、锁存电路、译码电路、比较电路和显示电路组成。
该系统可分为预置系统、简单的数字钟系统和播音系统。
由于时间标准信号的频率很高,要得到秒脉冲,需要分频电路。
数字钟实际上是一个对标准频率(1HZ)进行计数的计数电路,这里我采用的是74160作为分频电路4次分频出来1Hz信号。
同时标准的时间信号必须做到准确稳定.通常使用555定时器组成的多谐振荡器电路构成数字钟脉冲促触发。
从多谐振荡器提供的方波信号通过分频器电路,将高频信号经分频后得到1HZ方波信号供秒计数器进行计数。
分频器实际上也就是计数器。
锁存使用了74ls77w锁存器译码驱动电路将计数器输出的二进制码转换为数码管需要的状态。
数码管通常有发光二极管(LED)数码管和液晶(LCD)数码管,本设计提供的为LED数码管。
此系统可以提前预置你想要的时间,以实现其他电路的开断。
此系统中比较电路的作用就是实现在设定的时间内报警,当计数器与比较器预置的时间一致时,比较器输出低电平给报警系统,报警系统由555定时系统组成。
分频器的功能主要有两个:
一是产生标准秒脉冲信号;二是提供功能扩展电路(校时电路)所需要的信号。
经过多天时间的努力,才了解如何设计一个预置时钟显示的,知道了要做预置时间显示电路之后,我又去图书馆查阅有关钟表方面的知识,因为本人对二十四进制和六十进制的思路不知正确与否,所以本人花了一天的时间在图书馆弄明白了如何做一个时钟显示可预置,然后就是想到如何实现可预置。
找到比较器能很方便的实现此功能之后本人在图书馆查阅了相关资料,在图书馆看书的途中发现了如何实现555多谐振荡器的完美思路,理清思路之后,很快完成了初步的可预置时间的原理图,并在张玉梅老师的耐心指导下,本人才开始了感觉领悟到实习的重要性。
6元器件清单
序号
元件型号
元件说明
元件数量
1
NC555
定时器
2
2
74LS290
十进制加法计数器
6
3
74LS160
十进制加法计数器
4
4
74LS85
比较器
2
5
74LS77
锁存器
4
6
74LS48
七段显示译码器
4
7
LED显示器
显示器
4
8
74LS21
集成门电路与门
4
9
74LS04
集成门电路非门
3
7主要元器件介绍
秒脉冲产生电路
555定时器和外接元件R1、R2、C构成多谐振荡器,脚2与脚6直接相连。
电路没有稳态,仅存在两个暂稳态,电路亦不需要外接触发信号,利用电源通过R1、R2向C充电,以及C通过R2向放电端
放电,使电路产生振荡。
电容C在
和
之间充电和放电,从而在输出端得到一系列的矩形波。
555电路要求R1与R2均应不小于1KΩ,但两者之和应不大于Ω。
此部分电路是由555多谐振荡器和分频电路两部分构成,其中分频电路是有4个十进制的74160计数器通过并联方式组成的,它是直接影响后面电路的工作情况,所以他的精度和稳度是要求相当高的, 由555定时器和外接元件R1、R2、C构成多谐振荡器,脚2与脚6直接相连。
电路没有稳态,仅存在两个暂稳态,电路亦不需要外加触发信号。
555电路要求R1与R2均应大于或等于1KΩ,但R1+R2应小于或等于Ω。
外部元件的稳定性决定了多谐振荡器的稳定性,555定时器配以少量的元件即可获得较高精度的振荡频率和具有较强的功率输出能力。
因此这种形式的多谐振荡器应用很广。
分频电路的原理及说明
分频器件74160实际管脚图:
管脚功能介绍
RCO进位输出端
QA-QD输出端
CP时钟输入端
EP使能控制端
ET使能控制端
LD预置端
74160之间(或称为各级之间)的连接方式可分为串行进位方式、并行进位方式、
整体置零方式和整体置数方式几种,假定已有的是N进制计数器,而需要得到的是M
进制计数器,若M可以分解为两个小于N的因数相乘,即M=N1×N2,则可采用串
行进位方式或并行进位方式将一个N1进制计数器和一个N2进制计数器连接起来.构成M进制计数器,而74160本身就是一十进制计数器,正好是我们所需要的,该系统同中采用的分频电路是用并行进位方式的接法来实现进位的,如图所示用了4个集成块,首先第一个74160的工作状态端控制端EP和ET都接高电平,实其处于计数状态,以第一个74160的仅为输出端C作为第二个74160的EP和ET的输入端,每当第一个计数器计成9(1001)时,下一个CP信号到达时,第二个计数器开始工作,而第一个计数器循环计数为0(0000),他的C端回到低电平,第一个计数器的控制端EP和ET恒为1,这样就能使计数器始终处于工作状态。
以此类推,后几个计数器的连接方式与前面的完全相同,工作状态也与第一片与第二片之间的工作状态一样。
通过四个十进制174160,最后输出一个1HZ的脉冲。
六十分频时钟输入产生电路和计数电路
我的六十分频时钟输入产生电路和计数电路利用74290六十进置的功能使显示器时期能够能够每隔60秒显示器显示一次,在此过程中我运用它来控制显示器,要求是将它的0110输出当每次到到0110的时候一端送给锁存器,一端接置零端,这样就能叫显示器每隔六十秒显示一下时间。
在秒脉冲产生电路中,为了能实现以上功能就需要把74290小改动一下,首先把QAQD输出端接一个与门输出(0110)一方面给锁存器,一方面接回本身的置零端R01R02,这样就能实现控制显示器每隔六十秒就能显示一次!
下面就是工作的原理图:
管脚功能介绍
CPB二分频时钟输入端
CPA五分频时钟输入端
QA~QD输出端
RO1-R02异步置零端
R91-R92异步置9端
异步清零端RO1-R02为高电平时,只要置9端R91-R92有一个为低电
平,就可以完成清零功能。
当R91-R92均为高电平时,不管其他输入端状态如何,就可以完成置9
功能。
当RO1-R02中有一个以及RO1-R02中有一个同时为低电平时,在时钟
端CPA,CPB脉冲下降沿作用下进行计数操作:
a)十进制计数。
应将CPA与QA连接,计数脉冲由CPB输入。
b)二、五混合进制计数。
应将/CPB与QB连接,计数脉冲由CPA输入。
c)二分频、五分频计数。
QA为二分频输出,QB~QD为五分频输出。
集成数值比较器74LS85
集成数值比较器74LS85是4位数值比较器,其管脚图如下。
图74LS85管脚图
集成数值比较器74LS85共有11个输入端,只有3个输出端,输入端A3到A0、B3到B0是要做比较的两制数字输入端,计数器会从A3与B3大小开始比较若没有结果则继续比较A2与B2的大小关系,若有结果则从输出端F输出相应的大小关系若还没有结果就会继续比较下去直至A0与B0的大小关系。
其它三个输入端是高位比较输入端IA>BIA
表4位数值比较器74LS85功能表
输入
输出
A3B3A2B2A1B1A0B0IA>BIA FA>BFA A3>B3XXXXXX A3 A3=B3A2>B2XXXXX A3=B3A2 A3=B3A2=B2A1>B1XXXX A3=B3A2=B2A1 A3=B3A2=B2A1=B1A0>B0XXX A3=B3A2=B2A1=B1A0 A3=B3A2=B2A1=B1A0=B0HLL A3=B3A2=B2A1=B1A0=B0LHL A3=B3A2=B2A1=B1A0=B0XXH A3=B3A2=B2A1=B1A0=B0HHL A3=B3A2=B2A1=B1A0=B0LLL HLL LHL HLL LHL HLL LHL HLH LHL HLL LHL LLH LLL HHL 小结 为期一周的课程设计终于在紧张的节奏中接近尾声,一周的时间不是很长,特别是在期末考试的前一周,真是时光如流水,但是在这一周的设计中我对数字电子的了解又加深了一层,我在这次的课程设计中获益匪浅,它不仅仅是忙碌的结晶,更是知识发挥的结晶,他让我们在这短短的一周内学到了更多的有关于设计的知识。 本次实习是我到目前为止最头疼也是收获最大的一次实习。 我是信息系专业的学生,设计是我们将来必需的技能,这次实习恰恰给我们提供了一个应用自己所学知识的机会,从到图书馆查找资料到对电路的设计对电路的调试再到最后电路的成型,都对我所学的知识进行了检验。 可以说,本次实习有苦也有甜。 “苦“的是因为我是班里的课代表,一天忙前忙后为大家服务,因为我们的实训是没有安排地方的,我还多次去给同学和老师找教室,“甜“的是在设计的过程中直接把数字电子一同复习了。 此次设计可预置时间的显示播音系统,让我充分了解了数字计时的原理,还有如何预置和实现报警的原理。 加深对所学知识的了解和认识、以及知识迁移的能力,通过可预置时间的显示报警系统的制作进一步的了解各种在制作中用到的中小规模集成电路的作用及实用方法。 且由于可预置时间的显示播音系统包括加法器组合的计数电路和计数器组成的分频器电路,还有晶体多谐振荡电路等,通过它们的进一步学习与掌握各种组合逻辑电路与时序电路的原理与使用方法,以及各种电路之间的怎样联系起来的,对数字电路达到了一个从大体的感性认识到理性认识的升华。 其次,培养了严谨的学风,善于查阅大量的资料的同时,也不断积累了丰富的知识,扩展了我的视野。 此次课程设计一共绘制了两张图,逻辑图和接线图,绘制是辛苦的,但是成果是满意的,看着各种器件的连接和密布的线,自己逐渐对数字电路这门课产生了浓厚的学习兴趣,大大的提高了实际动手操作能力,为今后学习专业课奠定了雄厚的基础。 最后,在认真完成课程设计的过程当中,形成了一种良好的习惯,这为我以后从事社会实践或走向工作岗位打下了坚实的根基。 致谢 这次的课程设计可以如此顺利的完成还是需要感谢很多人的,在这里首先感谢本次设计的指导老师张玉梅老师,一直耐心的对我们错漏百出的电路图进行细心的修改,每天陪着我们一起对电路做出修正改造,解答我们在设计过程中遇到的各种疑难问题是我们能更好的了解电子设计的方法步骤,让我们可以少走许多弯路,节省了宝贵的期末复习时间。 在我做课程设计期间,老师渊博的学识、严谨求实的治学精神、一丝不苟的治学态度和高尚的品格,深深的感染了我和每一个同学。 设计的每次改动都离不开老师的辛勤工作,从各个方面来说,审查的工作往往比编写任务更复杂。 正是老师百忙中不辞劳苦的帮助,才使我能够顺利完成这次课程设计。 其次要感谢的是和我一起奋斗过的组员们,如果没有他们我也不能如此顺利的完成这次课程设计,许多难解的问题都是在他们的讲解下才明白的,没有他们就没有我手里的这张图纸。 还要感谢学校能够让我们在图书馆找到相应的书籍,减小了我们在设计过程中所浪费的不必要的时间。 最后,这次课程设计让我学到了很多,懂得了团结互助,感谢所有在本次课程设计中帮助过我的人! 参考文献 [1]李忠国《数字电子技能实训》北京: 人民邮电出版社2006 [2]李敏波《数字设计原理》北京: 清华大学出版社2003 [3李仁发《数字逻辑设计》北京: 人民邮电出版社2006 [4]陈尔绍《电子控制电路实例》北京: 电子工业出版社2002 [5]祁寄帆《数字电子技术》北京: 人民邮电出版社2005 [6]阎石。 数字电子技术基础。 第四版。 北京: 高等教育出版社, [7]康华光,陈大钦。 电子技术基础(数字部分)。 第四版。 北京: 高等教育出版社, [8]蔡忠法。 电子技术实验与课程设计。 杭州: 浙江大学出版社, [9]谢自美。 电子线路设计实验测试。 第二版。 武汉: 华中科技大学出版社, [10]彭介华。 电子技术课程设计指导。 北京: 高等教育出版社,1997 [11]张玉璞,李庆常。 电子技术课程设计。 北京: 北京理工大学出版社,1994 [12]清华大学电子学教研组,孙梅生等编。 电子技术基础课程设计。 北京: 高等教育出版社,1989 附录A1逻辑电路图
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 预置 时间 显示 播音 系统 正文