数字电子技术基础样卷14文档格式.docx
- 文档编号:5770627
- 上传时间:2023-05-05
- 格式:DOCX
- 页数:19
- 大小:189.47KB
数字电子技术基础样卷14文档格式.docx
《数字电子技术基础样卷14文档格式.docx》由会员分享,可在线阅读,更多相关《数字电子技术基础样卷14文档格式.docx(19页珍藏版)》请在冰点文库上搜索。
图1、2中电路均由CMOS门电路构成,写出P、Q的表达式,并画出对应A、B、C的P、Q波形。
三、分析图3所示电路,写出F1、F2的逻辑表达式,说明电路的逻辑功能。
图中所用器件是8选1数据选择器74LS151。
(10分)
四、设计一位十进制数的四舍五入电路(采用8421BCD码)。
要求只设定一个输出,并画出用最简与非门实现的逻辑电路图。
(15分)
五、已知电路及CP、A的波形如图5(a)(b)所示,设触发器的初态均为“0”,试画出输出端B和C的波形。
(8分)
B
C
六、用T触发器和异或门构成的某种电路如图6(a)所示,在示波器上观察到波形如图6(b)所示。
试问该电路是如何连接的?
请在原图上画出正确的连接图,并标明T的取值。
(6分)
七、电路如图7所示,其中RA=RB=10kΩ,C=0.1μf,试问:
1.在Uk为高电平期间,由555定时器构成的是什么电路,其输出U0的频率f0=?
2.分析由JK触发器FF1、FF2、FF3构成的计数器电路,要求:
写出驱动方程和状态方程,列出状态转换表,画出完整的状态转换图;
3.设Q3、Q2、Q1的初态为000,Uk所加正脉冲的宽度为Tw=6/f0,脉冲过后Q3、Q2、Q1将保持在哪个状态?
(共15分)
地址输入
数据输出
A3A2A1A0
D3D2D1D0
0000
0001
0010
0011
0100
0101
0110
0111
1000
1001
1010
1011
1100
1101
1110
1111
1111
0000
表8
八、图8所示是16*4位ROM和同步十六进制加法计数器74LS161组成的脉冲分频电路。
ROM中的数据见表8所示。
试画出在CP信号连续作用下的D3、D2、D1、D0输出的电压波形,并说明它们和CP信号频率之比。
(16分)
CP波形如图所示:
《数字电子技术基础》测试样卷(第二套)
(每空1分,共16分)
1.逻辑函数有四种表示方法,它们分别是()、()、()和()。
3.目前我们所学的双极型集成电路和单极型集成电路的典型电路分别是()电路和()电路。
4.施密特触发器有()个稳定状态.,多谐振荡器有()个稳定状态。
5.已知Intel2114是1K*4位的RAM集成电路芯片,它有地址线()条,数据线()条。
6.已知被转换的信号的上限截止频率为10kHz,则A/D转换器的采样频率应高于()kHz;
完成一次转换所用的时间应小于()。
7.GAL器件的全称是(),与PAL相比,它的输出电路是通过编程设定其()的工作模式来实现的,而且由于采用了()的工艺结构,可以重复编程,使用更为方便灵活。
(共16分)
3.试画出用反相器和集电极开路与非门实现逻辑函数
。
2、图1、2中电路由TTL门电路构成,图3由CMOS门电路构成,试分别写出F1、F2、F3的表达式。
三、(8分)已知电路及输入波形如图4(a)(b)所示,其中FF1是D锁存器,FF2是维持-阻塞D触发器,根据CP和D的输入波形画出Q1和Q2的输出波形。
设触发器的初始状态均为0。
四、(10分)分析图5所示电路,写出Z1、Z2的逻辑表达式,列出真值表,说明电路的逻辑功能。
五、(20分)设计一位8421BCD码的判奇电路,当输入码为奇数时,输出为1,否则为0。
要求使用两种方法实现:
(1)用最简与非门实现,画出逻辑电路图;
(2)用一片8选1数据选择器74LS151加若干门电路实现,画出电路图。
六、(共15分)电路如图7所示,其中RA=RB=10kΩ,C=0.1μf,试问:
写出驱动方程和状态方程,画出完整的状态转换图;
4.
设Q3、Q2、Q1的初态为000,Uk所加正脉冲的宽度为Tw=5/f0,脉冲过后Q3、Q2、Q1将保持在哪个状态?
七、(15分)集成4位二进制加法计数器74161的连接图如图8所示,LD是预置控制端;
D0、D1、D2、D3是预置数据输入端;
Q3、Q2、Q1、Q0是触发器的输出端,Q0是最低位,Q3是最高位;
LD为低电平时电路开始置数,LD为高电平时电路计数。
试分析电路的功能。
要求:
(1)列出状态转换表;
(2)检验自启动能力;
(3)说明计数模值。
《数字电子技术基础》测试样卷(第三套)
一、填空(每题1分,共10分)
1.TTL门电路输出高电平为V,阈值电压为V;
2.触发器按动作特点可分为基本型、、和边沿型;
3.组合逻辑电路产生竞争冒险的内因是;
4.三位二进制减法计数器的初始状态为101,四个CP脉冲后它的状态为;
5.如果要把一宽脉冲变换为窄脉冲应采用触发器;
6.RAM的扩展可分为、扩展两种;
7.PAL是可编程,EPROM是可编程;
8.GAL中的OLMC可组态为专用输入、、寄存反馈输出等几种工作模式;
9.四位DAC的最大输出电压为5V,当输入数据为0101时,它的输出电压为V;
10.如果一输入电压的最大值为1V,采用3位ADC时它的量化阶距为V。
二、写出下列各图中的输出逻辑表达式,并化为最简与或式;
(G1、G2为OC门,TG1、TG2为CMOS传输门)(10分)
三、由四位并行进位全加器74LS283构成图2所示:
(15分)
1.当A=0,X3X2X1X0=0011,Y3Y2Y1Y0=0100求Z3Z2Z1Z0=?
W=?
2.当A=1,X3X2X1X0=1001,Y3Y2Y1Y0=0101求Z3Z2Z1Z0=?
3.写出X(X3X2X1X0),Y(Y3Y2Y1Y0),A与Z(Z3Z2Z1Z0),W之间的算法公式,并指出其功能.
四、试画出图3在CP脉冲作用下Q1,Q2,Y对应的电压波形。
(设触发器的初态为0,画6个完整的CP脉冲的波形)(15分)
五、(15分)由可擦可编程只读存储器EPROM2716构成的应用电路如图所示。
1.计算EPROM2716的存储容量;
2.当ABCD=0110时,数码管显示什么数字;
3.写出Z的最小项表达式,并化为最简与或式;
六、由同步十进制加法计数器74LS160构成一数字系统如图所示,假设计数器的初态为0,测得组合逻辑电路的真值表如下所示:
(20分)
1.画出74LS160的状态转换图;
2.画出整个数字系统的时序图;
3.如果用同步四位二进制加法计数器74LS161代替74LS160,试画出其电路图(要求采用置数法);
4.试用一片二进制译码器74LS138辅助与非门实现该组合逻辑电路功能。
七、时序PLA电路如图所示:
1、求该时序电路的驱动方程、状态方程、输出方程;
2、画该电路的状态转换表;
3、若X为输入二进制序列10010011,其波形如图所示,画Q1、Q2和Z的波形;
4、说明该电路的功能。
《数字电子技术基础》测试样卷(第四套)
一、填空(每题2分,共20分)
1.如图1所示,A=0时,Y=;
A=1,B=0时,Y=;
2.
,Y的最简与或式为;
3.如图2所示为TTL的TSL门电路,EN=0时,Y为,EN=1时,Y=;
4.触发器按逻辑功能可分为RSF、JKF、、和DF;
5.四位二进制减法计数器的初始状态为0011,四个CP脉冲后它的状态为;
6.EPROM2864的有地址输入端,有数据输出端;
7.数字系统按组成方式可分为、两种;
8.GAL是可编程,GAL中的OLMC称;
二、试分析如图3所示的组合逻辑电路。
(10分)
1.写出输出逻辑表达式;
2.化为最简与或式;
3.列出真值表;
4.说明逻辑功能。
三、试用一片74LS138辅以与非门设计一个BCD码素数检测电路,要求输入大于1的素数时电
路输出为1,否则输出为0(要有设计过程)。
四、试画出下列触发器的输出波形(设触发器的初态为0)。
(12分)
1.
2.
3.
五、时序PLA电路如图所示:
(16分)
1.写出该时序电路的驱动方程、状态方程、输出方程;
2.画电路的状态转换表;
3.若X为输入二进制序列10010011,其波形如图所示,画Q1、Q2和Z的波形;
3.
说明该电路的功能。
六、试用74LS161设计一计数器完成下列计数循环(10分)
七、如图所示为一跳频信号发生器,其中CB555为555定时器,74LS194为四位双向移位寄存器,74LS160为十进制加法计数器(22分)
1.CB555构成什么功能电路?
2.当2K的滑动电阻处于中心位置时,求CP2频率?
3.当74LS194的状态为0001,画出74LS160的状态转换图,说明它是几进制计数器,并求输出Y的频率。
4.已知74LS194工作在循环右移状态,当它的状态为0001,画出74LS194的状态转换图;
5.试说明电路输出Y有哪几种输出频率成份?
每一频率成份持续多长时间?
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 数字 电子技术 基础 14