锁相环电路设计.docx
- 文档编号:18560977
- 上传时间:2023-08-19
- 格式:DOCX
- 页数:12
- 大小:113.87KB
锁相环电路设计.docx
《锁相环电路设计.docx》由会员分享,可在线阅读,更多相关《锁相环电路设计.docx(12页珍藏版)》请在冰点文库上搜索。
锁相环电路设计
锁相环的原理
2007-01-2300:
24
1.锁相环的基本组成
许多电子设备要正常工作,通常需要外部的输入信号与部的振荡信号同步,利用锁相环路就可以实现这个目的。
锁相环路是一种反馈控制电路,简称锁相环(PLL)。
锁相环的特点是:
利用外部输入的参考信号控制环路部振荡信号的频率和相位。
因锁相环可以实现输出信号频率对输入信号频率的自动跟踪,所以锁相环通常用于闭环跟踪电路。
锁相环在工作的过程中,当输出信号的频率与输入信号的频率相等时,输出电压与输入电压保持固定的相位差值,即输出电压与输入电压的相位被锁住,这就是锁相环名称的由来。
锁相环通常由鉴相器(PD)、环路滤波器(LF)和压控振荡器(VCO)三部分组成,锁相环组成的原理框图如图8-4-1所示。
锁相环中的鉴相器又称为相位比较器,它的作用是检测输入信号和输出信号的相位差,并将检测出的相位差信号转换成uD(t)电压信号输出,该信号经低通滤波器滤波后形成压控振荡器的控制电压uC(t),对振荡器输出信号的频率实施控制。
2.锁相环的工作原理
锁相环中的鉴相器通常由模拟乘法器组成,利用模拟乘法器组成的鉴相器电路如图8-4-2所示。
鉴相器的工作原理是:
设外界输入的信号电压和压控振荡器输出的信号电压分别为:
(8-4-1)
(8-4-2)
式中的ω0为压控振荡器在输入控制电压为零或为直流电压时的振荡角频率,称为电路的固有振荡角频率。
则模拟乘法器的输出电压uD为:
用低通滤波器LF将上式中的和频分量滤掉,剩下的差频分量作为压控振荡器的输入控制电压uC(t)。
即uC(t)为:
(8-4-3)
式中的ωi为输入信号的瞬时振荡角频率,θi(t)和θO(t)分别为输入信号和输出信号的瞬时位相,根据相量的关系可得瞬时频率和瞬时位相的关系为:
即
(8-4-4)
则,瞬时相位差θd为
(8-4-5)
对两边求微分,可得频差的关系式为
(8-4-6)
上式等于零,说明锁相环进入相位锁定的状态,此时输出和输入信号的频率和相位保持恒定不变的状态,uc(t)为恒定值。
当上式不等于零时,说明锁相环的相位还未锁定,输入信号和输出信号的频率不等,uc(t)随时间而变。
因压控振荡器的压控特性如图8-4-3所示,该特性说明压控振荡器的振荡频率ωu以ω0为中心,随输入信号电压uc(t)的变化而变化。
该特性的表达式为
(8-4-6)
上式说明当uc(t)随时间而变时,压控振荡器的振荡频率ωu也随时间而变,锁相环进入“频率牵引”,自动跟踪捕捉输入信号的频率,使锁相环进入锁定的状态,并保持ω0=ωi的状态不变。
8.4.2锁相环的应用
1.锁相环在调制和解调中的应用
(1)调制和解调的概念
为了实现信息的远距离传输,在发信端通常采用调制的方法对信号进行调制,收信端接收到信号后必须进行解调才能恢复原信号。
所谓的调制就是用携带信息的输入信号ui来控制载波信号uC的参数,使载波信号的某一个参数随输入信号的变化而变化。
载波信号的参数有幅度、频率和位相,所以,调制有调幅(AM)、调频(FM)和调相(PM)三种。
调幅波的特点是频率与载波信号的频率相等,幅度随输入信号幅度的变化而变化;调频波的特点是幅度与载波信号的幅度相等,频率随输入信号幅度的变化而变化;调相波的特点是幅度与载波信号的幅度相等,相位随输入信号幅度的变化而变化。
调幅波和调频波的示意图如图8-4-4所示。
上图的(a)是输入信号,又称为调制信号;图(b)是载波信号,图(c)是调幅波和调频波信号。
解调是调制的逆过程,它可将调制波uO还原成原信号ui。
2.锁相环在调频和解调电路中的应用
调频波的特点是频率随调制信号幅度的变化而变化。
由8-4-6式可知,压控振荡器的振荡频率取决于输入电压的幅度。
当载波信号的频率与锁相环的固有振荡频率ω0相等时,压控振荡器输出信号的频率将保持ω0不变。
若压控振荡器的输入信号除了有锁相环低通滤波器输出的信号uc外,还有调制信号ui,则压控振荡器输出信号的频率就是以ω0为中心,随调制信号幅度的变化而变化的调频波信号。
由此可得调频电路可利用锁相环来组成,由锁相环组成的调频电路组成框图如图8-4-5所示。
根据锁相环的工作原理和调频波的特点可得解调电路组成框图如图8-4-6所示。
3.锁相环在频率合成电路中的应用
在现代电子技术中,为了得到高精度的振荡频率,通常采用石英晶体振荡器。
但石英晶体振荡器的频率不容易改变,利用锁相环、倍频、分频等频率合成技术,可以获得多频率、高稳定的振荡信号输出。
输出信号频率比晶振信号频率大的称为锁相倍频器电路;输出信号频率比晶振信号频率小的称为锁相分频器电路。
锁相倍频和锁相分频电路的组成框图如图8-4-7所示。
图中的N大于1时,为分频电路;当0<1时,为倍频电路。
锁相环原理 锁相环包含三个主要的部分: ⑴鉴相环(或相位比较器,记为PD或PC): 是完成相位比较的单元,用来比较输入信号和基准信号的之间的相位.它的输出电压正比于两个输入信号之相位差.⑵低通滤波器(LPF): 是个线性电路,其作用是滤除鉴相器输出电压中的高频分量,起平滑滤波的作用.通常由电阻、电容或电感等组成,有时也包含运算放大器。 ⑶压控振荡器(VCO): 振荡频率受控制电压控制的振荡器,而振荡频率与控制电压之间成线性关系。 在PLL中,压控振荡器实际上是把控制电压转换为相位。 图1为上述三个部分组成PLL的方框图,它的工作过程如下: 相位比较器把输入信号作为标准,将它的频率和相位与从VCO输出端送来的信号进行比较。 如果在它的工作围检测出任何相位(频率)差,就产生一个误差信号Ve(t),这个误差信号正比于输入信号和VCO输出信号之间的相位差,通常是以交流分量调制的直流电平。 由低通滤波器滤除误差信号中的交流分量,产生信号Vd(t)去控制VCO,强制VCO朝着减小相位/频率误差的方向改变其频率,使输入基准信号和VCO输出信号之间的任何频率或相位差逐渐减小直至为0,这时我们就称环路已被锁定。 如果VCO的输出频率低于输入基准信号的频率,相位比较器的输出振幅就为正,经滤波后去控制VCO,使其频率增加,直到两个信号的频率和相位精确同步。 相反,若VCO输出频率高于输入基准信号,相位比较器的输出会下降,使VCO锁定在输入基准信号的频率。 下面较详细地介绍它的捕捉过程和跟踪状态。 设VCO在没有输入控制信号时的固有振荡频率为Wo。 开机后,若相位比较器的输入信号频率Wi与Wo很接近,则相位比较器将输出这两个频率信号的差拍波,因其频率很低,它将顺利通过低通滤波器,然后加到VCO输入端去作控制电压,VCO受此差拍调频,其中心频率仍为Wo。 调频信号又立即返回相位比较器中,在它的输出信号中已具有一个直流分量,经过低通滤波器的积分作用取出来,再加到VCO输入端,从而使VCO的中心频率发生偏移。 这个偏移方向恰好是朝着输入信号频率Wi的方向移动,使相位比较器输出的差拍信号频率变得越来越低,相位差的直流分量也会越来越大。 这个逐渐变大的直流分量经低通滤波器后去控制VCO,以更快的速度使VCO的振荡频率趋向于Wi。 上述过程以极快的速度反复循环进行,直至从量变发生质变: VCO的振荡频率由原来的Wo变为Wi,环路在这个频率上稳定下来,这时相位比较器的输出也由差拍波变为直流电压,环路进入锁定状态。 这种锁定状态是环路通过频率的逐步牵引而进入的,这个过程叫做捕捉过程。 若Wo与Wi的频差太大,环路通过频率的逐步牵引也可能始终进入不了锁定状态,就称处于失锁状态。 这是因为Wo与Wi相差很大时,相位比较器输出的差拍电压的频率很高,它将被低通滤波器除掉,滤波器的输出电压基本上为0或保持不变,因此VCO的输出频率也保持Wo不变,这种情况将一直持续下去。 对于已经锁定的环路,若输入信号的频率或相位稍有变化,立刻会在两个输入信号的相位差上反映出来,鉴相器的输出也会随着改变并驱动VCO的频率和相位以同样的规律跟着变化。 环路的这种状态称为跟踪状态。 因此可以说锁相环是一个相位自动控制系统,其锁定状态的取得是靠相位差的作用,锁定状态的维持也仍然依靠相位差的作用。 以上介绍了锁相环的原理和结构,下面简单介绍PLL的应用。 锁相环可以用于改善振荡器的频率稳定度,用做分频倍频及频率变换等,将它们组合起来就可以组成频率合成器 锁相环具有良好的跟踪性能。 若输入FM信号时,让环路通带足够宽,使信号的调制频谱落在带宽之,这时压控振荡器的频率跟踪输入调制的变化。 对于锁相环的详细分析可参阅有关锁相技术的书籍。 在此仅说明锁相环鉴频原理。 可以简单地认为压控振荡器频率与输入信号频率之间的跟踪误差可以忽略。 因此任何瞬时,压控振荡器的频率ωv(t)与FM波的瞬时频率ωFM(t)相等。 FM波的瞬时角频率可表示为 假设VCO具有线性控制特性,其斜率Kv(压控灵敏度)为(弧度/秒·伏),而VCO在Sd(t)=0时的振荡频率为ωo’,则当有控制电压时,VCO的瞬时角频率为令上两式相等,即ωv(t)≈ωFM(t),可得其中ωo为FM波的载频,ωo’为压控振荡器的固有振荡频率,两者皆为常数。 因此上式第一项为直流项,可用隔直元件消除,或者开始时已经把压控振荡器的频率调整为ωo=ωo’。 因此上式还可进一步写成,可见,锁相环输出,除了常系数Kf/Kv之外,近似等于原调制波形f(t),因而达到频率解调的目的。 同理,锁相环也可用于解调PM信号,此时只需在输出端接入一个积分器就可以了。 通过合理选择环路参数(主要是环路滤波器的参数)可以在满足解调要求的条件下使闭环带宽尽可能窄,以便抑制噪声。 因此锁相环具有良好的噪声性能。 当接收信号电平微弱,噪声成为主要考虑因素时,采用PLL解调器可以改善解调性能,它可用于各种移动FM电台、微波接力系统、卫星通信系统以及电视、遥测等系统中,它与普通鉴频器相比,门限改善可达6dB,所以PLL解调器又称为门限扩解调器或低门限解调器。 因为近来设计800-1000MHz射频板,吃尽了苦头,一块板,在原理和器件没有变的情况下,做了4-5次电路板,才基本达到指标要求。 以下是一些教训: 1.晶振(TCXO)布线时,上下面板和周围都不要布地线.因为TCXO是很容易通过地线泄露的,如果你不小心布了大面积地,和和,你的周遍电路都会串过TCXO的频率。 2.电源一定要有多次滤波,不要用开关电源,用环行隔离线形电源自己做整流滤波.不要用7805之类的烂片子,用317要比7805好一个数量级.射频的电源要求很高,否则,会死的很快,如果自己对电源没有信心,可以先用干电池或手机电池试试.在每个片子电源输入端都要加一个0.1u的电容退耦.在重要的部分,还要有源退耦.其实就是一个三极管,一个电阻和两个电容。 3.VCO的布线要特别讲究,否则,会有很多的串扰,FR比相频率干扰,如果在VCO的下面(器件面)布一层外圈,焊接面用大面积地,外圈地和大面积地用很过过孔,就会有很大的效果。 4.LPF的设计也很重要.如果要频谱好,就得老实用大电容,虽然锁定时间长,但漂亮一些.如果用的是nF量级的电容,和和,不好办的。 5.射频地和数字地一定要分的请清楚楚的.否则,查起来,不知道干扰是什么地方来的。 锁相环电路设计 压控振荡器输出的频率稳定度并不能满足工程要求,输出频率受芯片特性、控制电压、温度、以及其它外界电磁干扰等因素的影响。 因此必须加入锁相环来稳定发射频率。 其原理是发射频率通过反馈回路与分频电路后产生一个低频的参考频率,晶振也经过分频后产生同一个参考频率,鉴相器对两个频率比较,将二者的差值Δf变化为电压vmcos(2*π*Δf+Ф),通过ФR与ФV输出差分信号,再通过低通滤波得到其直流成分,反馈到压控振荡器中,使得发射频率始终向标准信号逼近,最终被锁定在标准频率上,达到与参考晶振同样的稳定度。 锁相环电路MC145152-2是大规模集成锁相环,集鉴相器、可编程分频器、参考分频器于一体,分频器的分频系数可由并行输入的数据控制,其部框图如表2所示。 图2-12MC145152部框图 图2-13锁相环电路图 (1)参考分频 参考晶振从OSCin、OSCout接入,芯片部的÷R参考分频器提供8种不同的分频系数,对参考信号进行分频。 R值由RA0,RA1,RA2设定,如表1所示。 本设计中,参考晶振为10.24MHz,若取比较频率为10KHz,则对其1024分频。 查下表可知设置RA2RA1RA0=101即可。 表1MC145152-2参考分频器分频系数选择表 RA2 0 0 0 0 1 1 1 1 RA1 0 0 1 1 0 0 1 1 RA0 0 1 0 1 0 1 0 1 R 8 64 128 256 512 1024 1160 2048 (2)可编程分频 MC14512-2的N9~N0和A5~A0管脚分别是N分频器与A分频器的编程接口,二者同时计数,N的最大分频数为210-1=1023,A的最大分频为26-1=63,显然要得到10KHz的参考频率,对于35MHz的发射频率,MC145152的电路无法通过直接分频实现,必须先用ECL电路的高速分频器进行预分频,然后由MC145152继续分频,得到10KHz的参考频率,并进行鉴相。 为使分频系数连续可调,可编程分频电路采用的是吞咽脉冲计数法,它由ECL(非饱和型逻辑电路)的高速分频器MC12022及MC145152部的÷A减法计数器,÷N减法计数器构成。 如图2-13所示。 其中M为锁相器的MC管脚,给A和N装初值后,M输出低电平: 当A计数器计数完毕后输出高电平,并一直保持到N计数器计数完毕后变为低电平,重复进行。 单片机 图2-14吞咽脉冲计数器原理图 表2MC12022的分频系数表 SW MC DIVIDERATIO H H 64 H L 65 L H 128 L H 129 如表3所示,MC12022有64,65,128和129四种分频系数,由管脚电平SW与MC控制。 在本设计中,只需用64和65分频就可满足设计要求。 因而SW直接接高电平。 M与锁相器的MC相接。 当M为低电平时,MC12022以P+1=65为分频系数,M为高电平时则以P=64为分频系数。 吞咽脉冲计数器开始计数时,M的初值为0,MC12022以P+1计数。 ÷A和÷N两个计数器被置入预置数并同时计数,当计到A(P+1)个输入脉冲(fo)时,÷A计数器计完A个预置数,M变为1,MC12022开始以P计数。 ;此时÷A计数器被控制信号关闭,停止计数;而÷N计数器中还有N-A个数,它继续计(N-A)P个输入脉冲后,输出一个脉冲到鉴相器PD。 此时一个工作周期结束,A和N值被重新写入两个减法计数器,M又变为0,接着重复以上过程。 整个过程中输入的脉冲数共有Q=A(P+1)+(N-A)P=PN+A,也就是说,该吞咽脉冲计数器的总分频系数为PN+A。 可见,采用吞咽脉冲计数方式,只要适当选取N值与A值,就能得到任意的分频比。 为实现锁相,必须有fo/(PN+A)=fr,即fo=fr×(PN+A),改变N和A的值,也能改变fo,这就是输出频率数字化控制的原理。 fo=(PN+A)fr=(64N+A)×10kHz。 本设计中,要使发射频率为37.5MHz。 先令A=0,则 N=(fo/fr-A)/P=(35×106/10×103)/64=55.3。 取N=55=0000110111B, 进而 A=(fo/fr)-PN=(35.4×106/10×103)-64×55=20=010100B 由此可得,即给MC145152的N9~N0和A5~A0口预置相应的数值,这就实现了对发射频率的控制。 (3)鉴相 模拟鉴相器对输入其中的两个信号进行相位比较,一个是由稳定度很高的标准晶振经过分频得到的,另一个是由压控振输出频率经分频反馈回来的,这两个信号通过鉴相后输出一个相位误差信号 再经过一个低通滤波器,滤去其高频成分,取出其中的误差信号得到 控制电压与相位差成线性关系。 达到锁定状态时输出直流电压使压控振器的输出频率保持稳定。 本设计采用的鉴相器集成在MC145152-2中,它是一种新型数字式鉴频/鉴相集成电路,具有鉴频和鉴相功能,不需要辅助捕捉电路就能实现宽带捕捉和保持。
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 锁相环 电路设计