2019秋季西南大学[0932]《模拟电子与数字电子技术》参考答案Word文件下载.docx
- 文档编号:3739395
- 上传时间:2023-05-02
- 格式:DOCX
- 页数:10
- 大小:62.21KB
2019秋季西南大学[0932]《模拟电子与数字电子技术》参考答案Word文件下载.docx
《2019秋季西南大学[0932]《模拟电子与数字电子技术》参考答案Word文件下载.docx》由会员分享,可在线阅读,更多相关《2019秋季西南大学[0932]《模拟电子与数字电子技术》参考答案Word文件下载.docx(10页珍藏版)》请在冰点文库上搜索。
2. B.×
2、完全纯净的、结构完整的半导体晶体称为本征半导体。
3、当电源的正极接到PN结的P端,且电源的负极接到PN结的N端时,称PN结外加正向电压。
4、对于后级放大电路而言,应把前一级放大电路的输出电阻作为后一级的信号源内阻来处理。
5、组合逻辑电路中没有存储元件,门电路是组合逻辑电路中的基本元件。
6、LC电路中电路的品质因数Q越高,对其他频率信号的衰减越大,则电路的选频特性越差。
1.A.√
2.
B.×
7、由TTL门电路的输出特性曲线可知,TTL门电路的输出高、低电平不是一个值,而是一个范围。
8、化简逻辑函数的目的就是消去多余的乘积项和每个乘积项中多余的因子,以得到逻辑函数式的最简形式。
9、一般单限电压比较器的特点是,输入信号每次经过参考电压UREF时输出要跳变。
10、产生零点漂移的主要原因是由于温度变化而引起的。
因而,零点漂移的大小主要由温度所决定。
11、因为温度升高时,晶体管的输出特性曲线向上平移,静态工作点沿负载线上移。
12、所有的半导体最外层都是只有5个价电子。
13、而在同步时序逻辑电路中,各触发器状态的变化不是同时发生的。
14、普通的TTL门电路是不能进行线与的,但OC门可以实现线与。
15、若将一个低通滤波电路与一个高通滤波电路串联,即可组成带通滤波电路,条件是低通的截止频率应大于
16、用二极管的单向导电性可以引导电流流经不同的通道,实现振荡电路的占空比可调。
17、相同逻辑功能的触发器可以采用不同形式的电路结构实现,同一类型的电路结构也可以实现不同逻辑功能
18、噪声容限表示门电路的抗干扰能力。
显然,噪声容限越大,电路的抗干扰能力越强。
19、余3循环码也是一种恒权代码,其编码的特点是相邻的两个代码之间仅有一位的状态不同。
20、集成运放是一种高电压放大倍数的多级直接耦合放大电路。
21、P型半导体主要靠自由电子导电,掺入的杂质越多,自由电子的浓度就越高,导电性能也就越强。
22、为了使输出电压稳定提高带负载能力,需要想办法增大输出电阻。
23、一个触发器可以存储1位二进制数,那么用n个触发器就可以存储n位二进制数码。
24、自激振荡是需要外加输入信号的。
25、同步RS触发器虽然解决了同步触发的问题,但仍存在空翻现象。
26、时序逻辑电路中一定要有存储元件,存储器是时序逻辑电路的基本元件。
27、与TTL电路相比,CMOS非门电路获得了更大的输入端噪声容限。
28、余3码的每一位1在不同的代码中并不代表固定的数值,因此称为变权代码。
29、在线性区,输出电压只有两种可能的情况,即+UOM和-UOM。
30、直接耦合的缺点是各级静态工作点相互影响。
另外还存在着零点漂移现象。
31、基本共集放大电路的输入电阻比基本共射放大的输入电阻小得多。
32、NPN型和PNP型晶体管尽管在结构上有所不同,但其工作原理是相同的。
只是注意在使用时,两种晶体管的
33、因为温度升高时,晶体管的放大倍数增大,输出特性曲线向下平移,静态工作点沿负载线上移。
34、在RC串并联振荡电路中可利用热敏电阻或晶体管的非线性来实现稳幅。
35、时序逻辑电路中必须含有记忆能力的存储器件,最常用的是触发器。
36、基本触发器的输出状态不仅与输入有关,还与触发器原来的状态有关。
37、由于半导体二极管具有单向导电性,即外加正电压时导通,外加反向电压时截止,所以半导体二极管相当
38、任何一个逻辑函数可以化为最小项之和的标准形式。
39、只有电路引入正反馈,才能保证集成运放工作在线性区。
40、在共射放大电路中输出电压与输入电压反相,即共射极放大电路具有反相作用。
41、为减小信号损失,一般要求放大电路的输入电阻大一些好。
42、N型半导体主要靠空穴导电,掺入的杂质越多,空穴的浓度就越高,导电性能也就越强。
43、交流通路是在输入信号作用下交流信号流经的通路,用于研究动态参数。
44、在使用过程中可以将JK触发器和D触发器换成其他功能的触发器,JK触发器和D触发器之间也可以相互转
45、RAM的最大优点是读/写方便,单RAM的缺点是数据的易失性,一旦掉电,所存的数据全部丢失。
46、边沿触发器的次态仅仅取决于时钟脉冲CP的下降沿(或上升沿)到达时输入端的逻辑状态,而与其他时刻输
47、在本征半导体中掺入某些微量的杂质,使自由电子浓度大大增加的杂质半导体称为P型半导体。
48、相同逻辑关系的逻辑门电路,它们的逻辑真值表也相同。
逻辑真值表反应的是逻辑变量之间的逻辑关系。
49、当决定一件事情的几个条件中,只要有一个或一个以上条件具备,这件事情就会发生,这种逻辑关系称为
50、考虑信号源内阻时,源电压放大倍数大于电压放大倍数。
51、集成运算放大器的输入级往往是一个高性能的双端输入差动放大电路。
52、放大电路不出现失真现象,必须设置合适的静态工作点Q,调节电路参数使Q点位于交流负载线的中点,以
53、在时序逻辑电路中,任意时刻的输出仅仅决定于当时的输入,与电路原来的状态无关。
54、在理想状态下,即电路完全对称时差动式放大电路对共模信号有完全的抑制作用。
主观题
55、无论NPN还是PNP都有三个区:
集电区、基区、 。
参考答案:
发射区
56、集成运放的输入级往往是一个高性能的 电路。
双端输入差动放大
57、正弦波振荡电路从组成上看必须有以下四个基本环节:
、 、正反馈网络、稳幅环节。
放大电路;
选频网络、
58、根据电路的逻辑功能不同,可以把数字电路分成两大类:
一类是 ;
另一类叫做时序逻辑电参考答案:
组合逻辑电路
59、逻辑函数通常有四种表示方法,即 、函数表达式、逻辑图和卡诺图。
图1
真值表
60、
1、如图1所示。
晶体管的β=100,r’bb=100Ω,计算RL=∞时的Q点,AU、Ri、RO。
答案:
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 0932 模拟电子与数字电子技术 2019 秋季 西南 大学 模拟 电子 数字 电子技术 参考答案