复习题数电答案Word文档下载推荐.docx
- 文档编号:4095941
- 上传时间:2023-05-02
- 格式:DOCX
- 页数:18
- 大小:615.74KB
复习题数电答案Word文档下载推荐.docx
《复习题数电答案Word文档下载推荐.docx》由会员分享,可在线阅读,更多相关《复习题数电答案Word文档下载推荐.docx(18页珍藏版)》请在冰点文库上搜索。
11.8线一3线优先编码器的输入为I0—17,当优先级别最高的17有效时,其输出
的值是(C)°
A.或非门
B.
与非门
C.
异或门
D.
同或门
14.用触发器设计
个
12进制的计数器,
至少需要
(B)
个触发器。
A.3B
4
C.6
D
.5
17.下列A/D转换器,转换速度最快的是(B)
双积分型D.以上一样
A.逐次比较型B.并行比较型C.
18•在何种输入情况下,“或非”运算的结果是逻辑1(A)。
A.全部输入是0B.全部输入是1
C.任一输入为0,其他输入为1D.任一输入为1,其他输入为0。
19.对TTL与非门电路,其多余输入端正确的处理方法是(B)。
A.通过大电阻接地(>1.5KQ)B.悬空
C.通过小电阻接地(<1KQ)D.通过电阻接+VCC
20.下列说法不正确的是(C)。
A•当高电平表示逻辑0、低电平表示逻辑1时称为正逻辑
B•三态门输出端有可能出现三种状态(高阻态、高电平、低电平)
C.OC门输出端直接连接可以实现正逻辑的线与运算
D•集电极开路的门称为OC门
21.
4位环形计数器,可得到最大计数长度是(D)。
22.
010,则4个CP后计数状态为(B)。
D.111
假设某3位异步二进制加法计数器的初始状态为
A.001B.110C.000
23.八输入端的编码器按二进制数编码时,输出端的个数是(B)。
A.2个B.3个C.4个D.8个
24.四个输入的译码器,其输出端最多为(D)。
A.4个B.8个C.10个D.16个
25.为实现将JK触发器转换为D触发器,应使(A)。
A.J=D,K=D'
B.K=D,J=D'
C.J=K=DD.J=K=
26.
某计数器的状态转换图如下,其计数的容量为(B)
28.下列哪个不需要触发信号就能输出矩形波的是(C)。
A.斯密特触发器B.单稳态触发器C.多谐振荡器D.计数器
29.有一个左移移位寄存器,当预先置入1011后,其串行输入固定接0,在4个移位脉冲
CP作用下,四位数据的移位过程是(
C.1011--1100--1101--1110--1111
30.某EPROM有8位数据线,13位地址线,其存储容量为(C)。
813813
A.8X13B.2X13C.2X8D.2X2
31.已知8位A/D转换器的参考电压UR=-5V,输入模拟电压UI=3.91V,则输出数字量为(A
A.11001000B.11001001C.11001010D.11001011
2.(8C)16=(140)a,a=10
4.将2004个“1”异或起来得到的结果是_0
\i1
B—
C-
J
IP
Y1
+Vcc
6•禾U用对偶规则,写出下列函数的对偶式:
L=(AB)(AC),则其对偶式L=AB+AC
7.将逻辑函数L转换成最小项表达式:
L(A,B,C)=(AB)(AB)CAB=A'
BC+AB'
C+ABC+ABC
4.不仅考虑两个一加数—相加,而且还考虑来自_低位进位—相加的运算电路,称为全加器。
5.组合逻辑电路的输出只与输入有关;
与组合逻辑电路相比,时序逻辑电路的输
出不仅仅取决于此刻的输入有关,还与电路的状态有关。
6.触发器按逻辑功能可分为RS触发器、JK触发器、T触发器和D触发器。
8.函数YABCACBC最小项和的形式为A'
BC+ABC+ABC+AB'
C+A'
B'
C
9•逻辑函数YABBAB的最简与或式为A+B
10.某逻辑门V0H(min)=2.4V,V0L(min)=0.4V,ViH(min)=2.0V,Vil(min)=0.8V,则高电平的
()。
8.555定时器的应用非常广泛,应用555定时器可以方便地组成_施密特触发器
多谐振荡器等电路。
5.逻辑函数L=ACBC是否可能产生竞争冒险?
可能;
如果可能,该表达
式应改成AC+BC+AB就会消除竞争冒险。
(如果判断不会产生竞争冒险,则第二空不填。
)
14.设周期性数字波形的高电平持续10ms,低电平持续5ms,占空比q=。
该
数字波形若为方波,则占空比q=J/2。
15.电路图如图1—2,L=A(^B(^C_,该电路可以实现奇偶判别功能。
15.74LS138是3线一8线译码器,译码为输出低电平有效,若输入为A2A1A0=110时,输
出Y7Y6Y5Y4Y3Y2Y1Y0应为(10111111)。
6.“计数器”一词中的“计数”,所计的是_时钟脉冲—的个数,要构成一个11进制的计
数器,最少要4个触发器。
7.欲构成能记最大十进制数为999的计数器,至少需要_3_片十进制加法计数器,
或3_片4位二进制加法计数器芯片。
8.555定时器的应用非常广泛,应用555定时器可以方便地组成
等电路。
21、异步清零的概念是该控制端不受时钟控制,只要有效,触发器状态马上清零。
22、设A,B,C开关合上为1,L灯亮为1:
.L的逻辑表达式为L=(ABC)
Lk
L的逻辑表达式为L=(AB+C
9.某D/A转换器的最小输出电压为0.04V,最大输出电压为10.02V,该转换器的分辨率为
0.00399,位数为8
10.存储容量为4KX8位的RAM存储器,其地址线为12条、数据线为8
28图1—3是多路数据选择器构成的电路,A1、A0分别是地址码高位和低位的输入端,以
A、B为输入变量,则输出信号Y=A'
B+AB'
C+ABC
29.如图1-4所示电路,采用置数法方式构成计数器,可以实现_7进制计数器。
若CP的频率是140KHz,则输出频率=20KHz。
30.两片中规模集成电路10进制计数器串联后,最大计数容量为100进制。
31.某8位D/A转换器器,已知URef=—10V,已,输入D7〜D。
=10000000,则输出U。
=5Vo
32.写出题中各触发器的特性方程。
输入
输出
X
Y
L
1
24.
1.用公式法将函数化为最简与或式:
YACABBCACD=A'
+BC(过程自己
写出来)
3用卡诺图法化简函数(要求画出化简过程):
F(A,B,C,D)=Em(2,3,9,11,12)+刀d(5,6,7,8,10,13)=AC'
+B'
C(过程自己写)
4•用卡诺图法化简函数(要求画出化简过程):
Y(A、B、C、D)=刀m(0,2,3,4,)+刀d(8,10,11)=A'
C'
D'
+B!
程自己写)1、根据输入信号A、B、C的波形,画出输出信号F的波形:
2、用与非门和反相器实现逻辑函数FAB(AB)
(注:
先把原式化为适合题意的表达式,后作电路图)
F=((A'
B)'
(AB'
)'
(电路图自己画)
3、请用74138加适当的与非门实现函数:
X为高位,Z为低位)
F-XYZ+XYZ+XYZ+XYZ
,要求先推导出适合题意的逻辑表达式,后作图。
(74138各引脚接线都要标注)
A=X,B=Y,C=Z;
F=(Y0'
Y3'
Y5'
Y7'
)'
G仁1,G2A=G2B=0(电路图自己画好)
4•设边沿(下降沿)JK触发器的初始状态为0,CP、J、K信号如图所示,试画出触发器输
出端Q的波形。
JIIu
K
Q
CP
7.①
②
③
④、用二块74161的级联构成30进计数器,其中1#74161为低位,2#74161为高位,采用反馈清零法,作图。
9.试利用3线一8线译码器74138和与非门实现逻辑函数:
L=AB'
CAB'
C'
BC(要
求写出必要的过程,并在下图上画出电路图)
A2=A,A1=B,A0=C;
S1=1,S2=S3=0;
L=(Y1'
Y4'
(自行完成作图部分)
写出该电路的驱动方程、状态方程和输出方程。
驱动方程:
J1=XK仁X'
J2=QiK2=Qi
状态方程:
**
Q1Q2Qi
输出方程:
Z=Q1Q2
11.写出图示逻辑图中各电路的状态方程。
1.Q*=A2.Q*=Q3.Q*=Q'
4.Q*=Q5.Q*=Q
13.用两片同步十进制计数器74160构成二十四进制计数器,要求:
具有进位输出信号,画出电路图,加上适当的说明,并标明哪一片是低位,哪一片是高位。
用置数法,计数从00000000-00100011
用清零法,计数从00000000-00100100
14.在给出的4位权电阻网络D/A转换器中,已知Sef=-5V,试计算当d3、d2、d1、d0每一位输入代码分别为1时在输出端所产生的模拟电压值,当输入为0101时输出电压的大小是多少?
d3=2.5V,d2=1.25V,d1=0.625v,d0=0.3125V;
当输入为0101时输出为1.5625V
15•化简下列逻辑函数:
(1)F(A,B,C,D)ABCDABCDABADaBc=AB'
+AC+AD(过程略)
(2)F(A、B、C、D)=Em(0,2,3,4,)+刀d(8,10,11)
2•试分析下图逻辑电路,写出逻辑表达式和真值表,表达式化简后再画出新的逻辑图
A
_』&
B―L4
C
*
—L
-F
—
6•试分析下图逻辑电路,写出逻辑表达式和真值表,并判断该逻辑图的逻辑功能
Y=AB+BC+AC功能:
当输入大于或等于两个1是输出为1
4.
设电
试分析下图所示的时序电路,画出其状态表和状态图,分析电路是否有自启动能力。
路的初始状态为0。
Qo
Qi
中
ID」
—工ID--
>
C1
一〉Cl
—ii^=
D-
Q0*=Q1'
Q1*=Q0+Q1
5.试采用JK触发器设计一个三位异步二进制加法和减法计数器,并将该电路改为减法器,给出设计过程,并画出各电路图。
6.某逻辑门的输出与输入关系如下,写出该逻辑门的逻辑表达式。
F
F=AB'
+A'
B
7.
3线-8线译码器)
试写出下图电路L的逻辑函数式,且说明电路的功能。
(74LS138:
L=A'
BC'
+AB'
+ABC
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 复习题 答案