基于TMS320F28335的DSP最小系统设计.pptx
- 文档编号:18920707
- 上传时间:2024-02-12
- 格式:PPTX
- 页数:13
- 大小:635.66KB
基于TMS320F28335的DSP最小系统设计.pptx
《基于TMS320F28335的DSP最小系统设计.pptx》由会员分享,可在线阅读,更多相关《基于TMS320F28335的DSP最小系统设计.pptx(13页珍藏版)》请在冰点文库上搜索。
1.最小系统硬件构成基于TMS320F28335的DSP最小系统设计2.各功能模块设计3.最小PCB系统4.最小系统原理图2024/2/122024/2/12111.最小系统硬件构成基于TMS320F283352最小系统系统框图。
此最小系统主要由时钟及复位电路、JTAG仿真调试接口电路以及供电系统,外加WATCHDOG电路等模块构成。
系统框图如下:
2024/2/122024/2/1222.各功能模块的设计2.2复位和WATCHDOG电路设计2.3.时钟电路和JTAG仿真调试接口电路设计2.11.5V电源产生电路设计2.4TMS320F28335的电源设计2024/2/122024/2/1232.11.5V电源产生电路设计此电路主要功能是将220V的市电经变压器降成9V交流电,通过整流桥整流、电容滤波、再通过三端集成稳压器78L05输出稳5V电压,为TPS73HD318提供5V输入。
电路连接图如下2024/2/122024/2/12442.2复位和WATCHDOG电路设计通过按钮实现复位操作。
当按钮按下时,将电容C12上的电荷通过按钮串接的电阻R3释放掉,使电容C12上的电压降为0。
当按钮松开时,由于电容C12上的电压不能突变,所以通过电阻R2进行充电,充电时间由R2C12的乘积值决定,一般要求大于5个外部时钟周期,可根据具体情况选择。
这样就可以实现手动按钮复位。
看门狗电路起着监视DSP动作的作用。
系统在运行过程中通过I/O输出给看门狗的输入端WDI脚正脉冲,两次脉冲时间间隔不大于1.6s,则引脚永远为高电平,说明DSP程序执行正常。
但如果程序跑飞,就不可能按时通过I/O输出发出正脉冲。
当两次发出正脉冲的时间间隔大于1.6s时,看门狗便使置为低电平,将使系统复位。
两模块的连接方式如图所示。
2024/2/122024/2/1252.2复位和WATCHDOG电路设计2024/2/122024/2/1262.3时钟电路和JTAG仿真调试接口电路设计利用DSP芯片内部的振荡器构成时钟电路,在芯片的Xl和X2/CLKIN引脚之间接入一个晶体,用于启动内部振荡器。
目前流行的DSP都备有标准的JTAG(JointTestActionGroup)接口,主要用于在线仿真调试。
本设计中DSP和仿真器之间的连接电缆超过6in,将数据传输脚加上驱动,此上拉电阻取10K。
两模块与TMS320C5402的连接方式如图所示。
2024/2/122024/2/1272.3时钟电路和JTAG仿真调试接口电路设计2024/2/122024/2/1282.4TMS320F28335的电源设计TMS320F28335采用了双电源供电机制,以获得更好的电源性能,其工作电压为3.3V和1.8V。
其中,1.8V主要为该器件的内部逻辑提供电压,包括CPU和其他所有的外设逻辑。
与3.3V供电相比,1.8V供电大大降低功耗。
外部接口引脚仍然采用3.3V电压,便于直接与外部低压器件接口,而无需额外的电平变换电路。
为TPS73HD318提供5V输入,就可以得到输出电压分别为3.3V,1.8V,每路的最大输出电流为750mA,并且提供两个宽度为200ms的低电平复位脉冲。
其设计原理图如下图所示。
2024/2/122024/2/1292.4TMS320F28335的电源设计2024/2/122024/2/12103.最小PCB系统2024/2/122024/2/12114.最小系统原理图2024/2/122024/2/1212EndThankyou2024/2/122024/2/1213
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 基于 TMS320F28335 DSP 最小 系统 设计