两级CMOS运算放大器的设计与spectrum仿真.doc
- 文档编号:14743545
- 上传时间:2023-06-26
- 格式:DOC
- 页数:19
- 大小:1.16MB
两级CMOS运算放大器的设计与spectrum仿真.doc
《两级CMOS运算放大器的设计与spectrum仿真.doc》由会员分享,可在线阅读,更多相关《两级CMOS运算放大器的设计与spectrum仿真.doc(19页珍藏版)》请在冰点文库上搜索。
.
LAB2两级CMOS运算放大器的设计图1两级CMOS运算放大器
一:
基本目标:
参照《CMOS模拟集成电路设计第二版》p223.例6.3-1设计一个CMOS两级放大器,满足以下指标:
相位裕度:
为什么要使用两级放大器,两级放大器的优点:
单级放大器输出对管产生的小信号电流直接流过输出阻抗,因此单级电路增益被抑制在输出对管的跨导与输出阻抗的乘积。
在单级放大器中,增益是与输出摆幅是相矛盾的。
要想得到大的增益我们可以采用共源共栅结构来极提高输出阻抗的值,但是共源共栅结构中堆叠的MOS管不可避免地减少了输出电压的围。
因为多一层管子就要至少多增加一个管子的过驱动电压。
这样在共源共栅结构的增益与输出电压围相矛盾。
为了缓解这种矛盾引进了两级运放,在两极运放中将这两点各在不同级实现。
如本文讨论的两级运放,大的增益靠第一级与第二级相级联而组成,而大的输出电压围靠第二级这个共源放大器来获得。
典型的无缓冲CMOS运算放大器特性
边界条件
要求
工艺规
见表2、3
电源电压
电源电流
100Μa
工作温度围
0~70°
特性
要求
增益
增益带宽
5MHz
建立时间
摆率
ICMR
CMRR
60dB
PSRR
60dB
输出摆幅
输出电阻
无,仅用于容性负载
失调
噪声
100(1kHz时)
版图面积
5000
表1典型的无缓冲CMOS运算放大器特性
二:
两级放大电路的电路分析:
图1中有多个电流镜结构,M5,M8组成电流镜,流过M1的电流与流过M2电流,同时M3,M4组成电流镜结构,如果M3和M4管对称,那么相同的结构使得在x,y两点的电压在Vin的共模输入围不随着Vin的变化而变化,为第二极放大器提供了恒定的电压和电流。
图1所示,Cc为引入的米勒补偿电容。
表20.5工艺库提供的模型参数
CSMC0.5umDoublePolyMixCMOSprocessmodel
工艺参数
NMOS
0.7016
1.28E-8
404.257
PMOS
-0.9508
1.24E-8
219.5
单位
表3一些常用的物理常数
常数符号
常数描述
值
单位
室温下
自由空间介电常数
二氧化硅的介电常数
利用表2、表3中的参数
计算得到
第一级差分放大器的电压增益为:
(1)
第二极共源放大器的电压增益为
(2)
所以二级放大器的总的电压增益为
(3)
相位裕量有
要求60°的相位裕量,假设RHP零点高于10GB以上
所以即
由于要求的相位裕量,所以
可得到=2.2pF
因此由补偿电容最小值2.2pF,为了获得足够的相位裕量我们可以选定Cc=3pF
考虑共模输入围:
在最大输入情况下,考虑M1处在饱和区,有
(4)
在最小输入情况下,考虑M5处在饱和区,有
(5)
而电路的一些基本指标有
(6)
GB是单位增益带宽
P1是3DB带宽
GB=
(7)
(8)
(9)
CMR:
正的CMR(10)
负的CMR(12)
由电路的压摆率得到
=(3*10-12)()10*106)=30μA(为了一定的裕度,我们取。
)则可以得到,
下面用ICMR的要求计算(W/L)3
11/1
所以有==11/1
由,GB=5MHz,我们可以得到
即可以得到
用负ICMR公式计算由式(12)我们可以得到下式
如果的值小于100mv,可能要求相当大的,如果小于0,则ICMR的设计要求则可能太过苛刻,因此,我们可以减小或者增大来解决这个问题,我们为了留一定的余度我们等于-1.1V为下限值进行计算
则可以得到的进而推出
即有
为了得到60°的相位裕量,的值近似起码是输入级跨导的10倍(allen书p.211例6.2-1),我们设,为了达到第一级电流镜负载(M3和M4)的正确镜像,要求,图中x,y点电位相同
我们可以得到
进而由我们可以得到直流电流
同样由电流镜原理,我们可以得到
三:
指标的仿真和测量
电路基本元件的spice网表
.lib'c:
\synopsys\h05mixddst02v231.lib'tt
m1xvinvnvssmnw=2ul=1u
m2yvinvnvssmnw=2ul=1u
m3xxvddvddmpw=11ul=1u
m4yxvddvddmpw=11ul=1u
m5vn3vssvssmnw=11ul=1u
m6voutyvddvddmpw=64ul=1u
m7vout3vssvssmnw=32ul=1u
m833vssvssmnw=11ul=1u
Irefvdd340u
Vddvdd0dc2.5
Vssvss0dc-2.5
Vinvin0dc0
.end
1、DC分析
图2VOUT、M5管电流、M7管电流、Vx与Vy与输入共模电压变化的关系
1.1Vss M1,M2,M3,M4工作在截止区。 由于管子宽长比的设定而使得M1,M2,M3,M4都工作截止区时V(x),V(y)点的的电压大约在1.95v左右,因此M6的Vsg小于其阈值电压,M6处于截止状态。 此时M5,M7的Vgs相等为定值,即为M8与电流源阻的分压,且大于其阈值电压,故M5,M6管子应当处于饱和或者线性区,而此时Vss的电流接近40u,即接近Iref,所以M5,M7管子电流接近0,因此我们可以得到M5,M7管都处于线性区。 1.2Vin>Vth+Vss M3,M4工作在饱和区。 而由于此时电流不是很大,导致不是很大,这样导致Vx的电压还是比较高,所以M1,M2工作在饱和区。 M5由于这个时候的电流不很大,仍然工作在线性区。 即这时M1,M2,M3,M4都工作在饱和区,M5工作在线性区.M6会随着Vx电压的下降而导通。 而刚开始导通时,Vout的比较小(这是由于M7管此时仍然处于线性区,较小),比较大而使得M6管工作在饱和区。 随着Vin的进一步的增大,M5的电流增大,M5的漏极电压也随着增大,最后一直到M1,M2,M3,M4,M5都工作在了饱和区。 而此时Vy的电压变得恒定了。 2、测量输入共模围 运算放大器常采用如图3所示的单位增益结构来仿真运放的输入共模电压围,即把运放的输出端和反相输入端相连,同相输入端加直流扫描电压,从负电源扫描到正电源。 得到的仿真结果如图3所示(利用MOS管的GD极性相反来判断放大器的同相端与反相端) 图3测量共模输入围的原理图 图4测量共模输入围的电路图 图5运放的输入共模电压围 从图中可以得到输入共模围满足设计指标(-1V~2V) 3、测量输出电压围 在单位增益结构中,传输曲线的线性收到ICMR限制。 若采用高增益结构,传输曲线的线性部分与放大器输出电压摆幅一致,图6为反相增益为10的结构,通过RL的电流会对输出电压摆幅产生很大的影响,要注意对其的选取,这里我们选取RL=50K,R=60K.图8为输出电压围 图6测量输出电压围的原理图 图7测量输出电压围的电路图 图8输出电压的围 可以看出输出电压摆率大概在-2V~2V之间,基本满足要求 4、测量增益与相位裕度 相位裕度是电路设计中的一个非常重要的指标,用于衡量负反馈系统的稳定性,并能用来预测闭环系统阶跃响应的过冲,定义为: 运放增益的相位在增益交点频率时(增益幅值等1的频率点为增益交点),与-180°相位的差值。 图9测量增益与相位裕度的原理图 (a) (b) 图10运放的交流小信号分析 从图中看出,相位裕度63°,增益66dB,增益指标未达到,单位增益带宽仅有4GB左右 5、电路存在的问题与解决 1、共模输入围的下限可以进一步提高。 这时我们观察计算过程发现它主要由M5管来确定。 为了能够使围下限更小,我们加大M5管宽长比,以降低M5管的饱和电压,这样M7和M8的宽长比也要按比例往上调。 当(W/L=50/1)可以实现指标。 此时、。 这样输入共模围指标就提高了。 2、并不足够大,需要加大M6管的宽长比来实现。 以保证能够尽可能的大于,从而实现良好的相位裕度。 可以通过加大M7管来加大电流以达到增加的目的。 当然,也可以增加M6管的宽长比来实现。 同时单位增益带宽过低,可以通过提高来实现提高GB值,但是注意给带来的负面影响。 3、增益不够大,只有66dB多点。 关于这一点,根据表达式,我们有几种解决的方案: 一种是可以加大M1和M6管来加大宽长比,以加大和;另一种,可以加大M1、M4、M6、M7中的管子的沟道长度(宽和长同比例增加),来增加各级的输出电阻。 但是同比例增加M4管宽和长要注意第三极点的位置(在x点处存在镜像极点),宽和长的同比例增加会使得镜像极点位置减小,这是因为管子的面积增大使得寄生电容加大。 另外,我们还可以减小M7管宽长比,以减小来提高增益。 需要解决的问题,我们需要加大M6的宽长比(对以上三个方面都有正向作用),但是仅仅加大M6的宽长比,对于增益方面还不够,还需要加大M1宽长比,使得增加,使得GB值的问题也得到解决。 综合以上问题的分析,我们加大M6的宽长比(1,2,3),加大M7管宽长比(3),同比例加大M1、M2、M3、M4、M6管的宽和长(3),最终我们得到: 表4运放中功率管的计算值与仿真值 MOS管 W/L(计算值) W/L(仿真值) M1、M2 M3、M4 M5、M8 M6 M7 6、修改电路后的AC分析 在共模输入电压分别为-1V和+2V以及0V的条件下做交流小信号分析,得到低频小信号开环电压增益的幅频与相频特性曲线,如图11~图13 图11dc=0V时的小信号仿真,增益为80.91dB 图12dc=2V时的小信号仿真,增益为73.12dB 图11dc=-1V时的小信号仿真,增益为73.21dB 表5三种共模输入电压下的运放小信号分析 共模电压 0V 2V -1V 低频增益 80.91 73.12dB 73.21dB GB 5.44MHz 5.681MHz 5.681MHz 相位裕度 59.82° 58.44° 58.45° 7、电源电压抑制比测试 因为在实际使用中的电源也含有纹波,在运算放大器的输出中引入很大的噪声,为了有效抑制电源噪声对输出信号的影响,需要了解电源上的噪声是如何体现在运算放大器的输出端的。 把从运放输入到输出的差模增益除以差模输入为0时电源纹波到输出的增益定义为运算放大器的电源抑制比,式中的vdd=0,vin=0指电压源和输入电压的交流小信号为0,而不是指它们的直流电平。 需要注意的是,电路仿真时,认为MOS管都是完全一致的,没有考虑制造时MOS管的失配情况,因此仿真得到的PSRR都要比实际测量时好,因此在设计时要留有余量。 (13) 图12电源抑制比的原理图 图13正负PSRR的测试结果 我们可以计算出低频下正电源抑制比(PSRR+)为83.24dB,负电源抑制比为(PSRR-)为83.24dB。 8、运放转换速率和建立时间分析 转换速率是指输出端电压变化的极限,它由所能提供的对电容充放电的最大电流决定。 一般来说,摆率不受输出级限制,而是由第一级的源/漏电流容量决定。 建立时间是运算放大器受到小信号激励时输出达到稳定值(在预定的容差围)所需的时间。 较长的建立时间意味着模拟信号处理速率将降低。 为了测量转换速率和建立时间,将运算放大器输出端与反相输入端相连,如图14所示,输出端接10pF电容,同相输入端加高、低电平分别为+2.5V和-2.5V,周期为10µs无时间延迟的方波脉冲。 因为单位增益结构的反馈最大,从而导致最大的环路增益,所以能用做最坏情况测量,因此采用这种结构来测量转换速率和建立时间。 得到的仿真图如16。 由图16可以看出,建立时间约为0.5µs,在图中波形的上升或下降期间,由波形的斜率可以确定摆率。 经计算得,上升沿的转换速率SR+为11.6V/us,下降沿的转换速率SR-为10.5V/us。 图14摆率和建立时间的测量方法 图15测量摆率和建立时间的电路图 图16摆率与建立时间 9、CMRR的频率响应测量 差动放大器的一个重要特性就是其对共模扰动影响的抑制能力,实际上,运算放大器既不能是完全对称的,电流源的输出阻抗也不可能是无穷大的,因此共模输入的变化会引起电压的变化,,是指共模输出端和共模输入端的交流小信号,而不是它们的直流偏置电压。 绘制电路图时,无法体现由于制造产生的不对称性,因此采用保留余量的方法。 注意,同相反相端加入相同的小信号电压Vcm。 (14) 图17测试CMRR的原理图 图17放大器的CMRR的频率响应曲线 从图中可以从得到电路的共模抑制比为81.5dB。 在100KHz以下CMRR是相当大的。 可以看出,PSRR在高频处开始退化,这也是两级无缓冲运算放大器的缺点。 四、总结 本次课程主要讲解了一个简单二级运放设计流程,参照了ALLEN书上的例子和仿真方法。 主要目的是通过对基本运放模块的仿真分析,提高大家分析电路和使用工具软件的能力。 还有一些分析优化工作没有做,在上面的电路补偿方面我们利用的是米勒补偿。 通过对它相频曲线的仿真发现,3db带宽很小仅有500Hz左右。 补偿电阻的引入,可以使得主极点更加接近原点。 为了拓宽3db带宽。 应该使用调零补偿。 希望大家课后将调零补偿再做一下。 附表6设计指标与仿真结果 特性(电源电压) 设计 仿真结果 开环增益() >5000 80.91dB SR() >10 围(V) -2~2 -2~2.1 (mW) <2 1.38 ICMR -1V~2V -1.1~2.3 Phase 60° 64° (dB) 83.24 (dB) 83.24 CMRR(dB) 81.5 .
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 两级 CMOS 运算放大器 设计 spectrum 仿真