数字电子技术试题汇总.docx
- 文档编号:13366797
- 上传时间:2023-06-13
- 格式:DOCX
- 页数:18
- 大小:94.36KB
数字电子技术试题汇总.docx
《数字电子技术试题汇总.docx》由会员分享,可在线阅读,更多相关《数字电子技术试题汇总.docx(18页珍藏版)》请在冰点文库上搜索。
数字电子技术试题汇总
、填空题:
1.八进制数(31.2)8的等值二进制数为(011001.01)2;十进制数
98的8421BCD码为(10011000)8421BCD。
2・TTL与非门的多余输入端悬空时,相当于输入高电平。
3•下图所示电路中的最简逻辑表达式为ABo
c
D——r
4.一个JK触发器有两个稳态,它可存储一位二进制数。
5.若将一个正弦波电压信号转换成同一频率的矩形波,应采用多谐振荡器电路。
6.常用逻辑门电路的真值表,则F1、F2、F3分别属于何种常用逻辑门。
A
B
*1
F2
F3
0
0
1
0
0
1
0
1
1
1
0
0
1
1
1
1
1
0
1
7.数字电路按照是否有记忆功能通常可分为两类:
组合逻辑电路、时序逻辑电路。
8.时序逻辑电路按照其触发器是否有统一的时钟控制分为同步时序电路
和异步时序电路。
9.逻辑代数又称为代数。
最基本的逻辑关系有与、或、非三种。
10.多谐振荡器是一种矩形波发生器,无需外加输入信号,可自动产生一定频率的具有高低电平的矩形波,它乂被称为无稳态电路。
11.二进制码11011110表示的十进制数为,相应的8421BCD码
为。
12.按逻辑功能的不同特点,数字电路可分为组合逻辑电路和时序逻辑电
路两大类。
13.在逻辑电路中,三极管通常工作在饱和和截止状态。
14.(408)10二()8421BCD
15.TTL集成JK触发器正常工作时,其
瓦
和
端应接高电平。
16.T触发器的特征方程为,JK触发器的特征方程
为。
17.寄存器按照功能不同可分为两类(数码)寄存器和(移位)寄存器。
18、逻辑函数的化简方法有_公式法_和—卡诺图法—。
()8421BCD。
20、表示逻辑函数功能的常用方法有一真值表_、_表达式_、卡诺图等。
21、组合电路由—门电路构成,它的输出只取决于—当时的输入信号
—而与原状态无关。
22、一个4选1的数据选择器,应具有_2_个地址输入端_4—个数据输入端。
23、单稳态触发器有两个工作状态稳态和暂稳态,其中暂稳态是暂时的。
24、移位寄存器不但可—存储数码—,而且还能对数据进行—移位_。
10、0C门的输出端可并联使用,实现_线与一功能;三态门可用来实现_数据与总线的传输_。
25、将2004个“1”异或起来得到的结果是(0)。
26、74LS138译码器的地址译码输入端有3个
27、lid555定时器构成的三种电路中,(施密特触发器)和(单稳态触发器)是脉冲的整形电路。
28、与门的表达式是,逻辑功能
是;或非门的表示式是,逻辑功能
29、比较器是比较两个数码大小的电路;全加器是实现两个数码相加,并考低位进位的逻辑电路。
30、编码器输入编码的对象是21个,输出编码是位数至少为5位。
31、时序逻辑电路的输出不仅和—输入信号一有关,而且还与—电路原来的状态_有关。
32、光电开关是一种以光为控制信号的器件。
33、半导体存储器的结构主要包含三个部分,分别是(存储矩阵)、(地址译码器)、(输入输出控制端)。
二、选择题:
(选择一个正确答案填入括号内,每题3分,共30分)
1、L二AB+C的对偶式为:
(B)
A、A+BC;B、(A+B)C;C、A+B+C:
D、ABC:
2、半加器和的输出端与输入端的逻辑关系是(D)
A、与非B、或非C、与或非D、异或
3、TTL集成电路74LS138是3/8线译码器,译码器为输出低电平有效,若输入为A2A1A0二011时,输出:
为(C)O
A.00100000B.11011111C.11110111D.00000100
4、属于组合逻辑电路的部件是(A)。
A、编码器B、寄存器C、触发器D、计数器
5、T触发器中,当T二1时,触发器实现(C)功能。
A、置1B、置0C、计数D、保持
6、指出下列电路中能够把串行数据变成并行数据的电路应该是(C)。
A、JK触发器B、3/8线译码器
C、移位寄存器D、十进制计数器
7、只能按地址读出信息,而不能写入信息的存储器为(B)。
A、RAMB、ROMC、PROMD、EPROM
8、以下电路中可以实现“线与”功能的有Co
A.与非门B.三态输出门C.集电极开路门
9、能实现分时传送数据逻辑功能的是(B)。
A.TTL与非门B.三态逻辑门C.集电极开路
门D.CMOS逻辑门
10.CMOS数字集成电路与TTL数字集成电路相比突出的优点是A。
A.微功耗B.高速度C.高抗干扰能力D.电源范圉宽
11.同步时序电路和异步时序电路比较,其差异在于后者B。
A.没有触发器B.没有统一的时钟脉冲控制
C.没有稳定状态D.输出只与内部状态有关
12.要使JK触发器的输出Q从1变成0,它的输入信号JK应为(B)o
A.00B.01C.
10D.无法确定
13.对于T触发器,若原态Qn二1,欲使新态Qn+1二1,应使输入T二A。
A.0
B.1
C.Q
14.下列触发器中,没有约束条件的是Do
A.基本RS触发器B.主从RS触发器C.同步RS触发器D.边沿D触发
器
15.逻辑函数的表示方法中具有唯一性的是A。
A.真值表B.表达式C.逻辑图
16.逻辑变量的取值1和0可以表示:
ABCDo
A.开关的闭合、断开B.电位的高、低C.真与假D.电流的
有、无
17.离散的,不连续的信号,称为(B)o
A.模拟信号B.数字信号
18・组合逻辑电路通常由(A)组合而成。
A・门电路
B.触发器C.计数器
19.8线一3线优先编码器的输入为10-17,当优先级别最高的17有效时,其输出
込•亓•石
的值是(C)O
A.IllB.010C.000D.101
20.十六路数据选择器的地址输入(选择控制)端有(C)个。
A.16B.2C.4D.8
21・一位8421BCD码译码器的数据输入线与译码输出线的组合是
22.有一个左移移位寄存器,当预先置入1011后,其串行输入固定接0,在4个移位脉冲CP作用下,四位数据的移位过程是(B)o
A.1011—0110—1100—1000—0000B.1011-一0101-一0010-一0001—0000
23:
一位十六进制数可以用(C)位二进制数来表示。
A.1B.2C・4
D.16
24:
逻辑函数
F=A$B
和G=A0B满足关系(A)相等。
A.
F=G
B・
Ff=G
C・
F=G
D・
F=G
25.三态门输出高阻状态时,C是不正确的说法。
A.用电压表测量指针不动B.相当于悬空C.电压不高不低D.测量电阻指针不动
26:
要用n位二进制数为?
;个对象编码,必须满足(C)。
CNW
BX2n
2n
27:
串行加法器的进位信号采用(B)传递,并行加法器的进位信号采用()传递。
A超前,逐位B逐位,超前
C逐位,逐位D超前,超前
2&
同步计数器和异步计数器比较,同步计数器的显著优点是(A)。
A.工作速度高B.触发器利用率高C.电路简单D.不受时钟CP控制
29.下列逻辑电路中为时序逻辑电路的是(C)。
A.变量译码器B.加法器C.数码寄存器D.数据选择器
30、'个触发器可以构成能寄存(B)位二进制数码的寄存器。
A.N-1B.NC.N+1D.2N
31、和逻辑式
a^aHc
相等的是(C)。
A、ABCB、1+BCC、AD、
A+BC
32、二输入端的或非门,其输入端为A、B,输出端为Y,则其表达式
Y二(C)o
A、ABB、
AB
c、
A+B
D、A+B
33、一个T触发器,在T二1时,加上时钟脉冲,则触发器(D)o
A、保持原态B、置0C、置1D、翻转
34、欲对全班43个学生以二进制代码编码表示,最少需要二进制码的位数是(B)o
A、5B、6C、8D、43
35、比较两个一位二进制数A和B,当A二B时输出F二1,则F的表达式是
(D)o
A、F二ABB、
F=AR
C、
AB
D、F=A0B
36、逻辑函数F(A,B,C)=AB+BC+
AC
的最小项标准式为(D)。
A、F(A,B,C)=Em(O,2,4)B、F(A,B,C)=Em(l,5,6,7)
C、F(A,B,C)=Em(0,2,3,4)D、F(A,B,C)=Em(3,4,6,7)
37、在移位寄存器中采用并行输出比串行输出(A)。
A、快B、慢C、一样快D、不确定
38、用触发器设计一个24进制的计数器,至少需要(D)个触发器。
A、3B、4C、6D、5
39.555集成定时器中内部触发器为(A)。
A.基本RS触发器
B.主从RS触发器
C.同步RS触发器
D.边沿RS触发器
三、判断
1、寄存器属于组合逻辑电路。
()
2、三态门的三种状态分别为:
高电平、低电平、不高不低的电压。
()
3、若两个函数具有不同的逻辑函数式,则两个逻辑函数必然不相等。
()
4、利用反馈归零法获得'进制计数器时,若为异步置零方式,则状态SN只是短暂
的过渡状态,不能稳定而是立刻变为0状态。
()
5.TTL或非门多余输入端可以接高电平。
()
6.施密特触发器在外界触发信号的作用下,会从暂稳态变成稳态,经过一段
时间后会自动返回到暂稳态。
()
7.555定时器可以构成多谐振荡器、单稳态触发器、施密特触发器。
()
8.石英晶体振荡器的振荡频率取决于石英晶体的固有频率。
()
9.八路数据分配器的地址输入(选择控制)端有8个。
(
10、关门电平U0FF是允许的最大输入高电平。
()
11、单稳态触发器在外加触发信号的作用下,电路从暂稳态进入到稳态,经
过一段时间后,电路又自动的返回到暂稳态。
()
12、多谐振荡器产生的矩形波脉冲一直在高低电平之间转换,没有稳定状
态,所以也称为无稳态电路。
()
13、时序逻辑电路中的异步清零端需要在时钟脉冲的作用下才能清零。
()
14:
方波的占空比为0.5。
()
15:
逻辑函数表达式的化简结果是唯一的。
()
16:
TTL与非门的多余输入端可以接固定高电平。
()
17.同步时序电路由组合电路和触发器两部分组成。
()
逻辑函数的化简是为了使表达式简化而与硬件电路无关。
()
19、三态门的三种状态分别为:
高电平、低电平、不高不低的电压。
()
20、TTL或非门多余输入端可以接高电平。
()
21、555定时器可以构成多谐振荡器、单稳态触发器、施密特触发器。
()
22、石英晶体多谐振荡器的振荡频率取决于石英晶体的固有频率。
23、CMOS触发器的不用的控制端可以悬空。
()
24、组合电路没有记忆功能。
()
25、JK触发器只有J、K端同时为1,则一定引起状态翻转。
()
26、一个完全给定姿态的最大等效类之间不存在相同状态。
()
27、脉冲异步时序电路的输入信号既可以是脉冲乂可以是电平。
)
28、ROM的门阵列或门阵列都是可编程的。
()
29、逻辑变量的取值,1比0大。
()
30、二进制并行加法器中,采用先行进位的目的是简化电路结构。
)
31、集成单稳态触发器的触发脉冲宽度应大于其暂稳态维持的时间。
)
32、RAM的基本结构山存储矩阵、地址译码和输入输出控制等三部分组成。
)
33、同步触发器可能产生空翻现象,边沿型触发器则可以避免这种现象。
)
34、具有3个输入的多路选择器,需要有8个选择控制端。
()
35、逻辑函数表达式的化简结果是唯一的。
()
四、综合分析题:
1、将下列函数化简为最简与或表达式(本题10分)
1・
(代数法)
2、F2(A,B,C,D)=Em(0,1,2,4,5,9)+Ed(7,8,10,11,12,13)(卡诺
图法)
解:
1.
2.
F2=C^BD
2、分析如图1所示电路的功能,写出驱动方程、状态方程,写出状态表或状
态转换图,说明电路的类型,并判别是同步还是异步电路?
(10分)
丫QiQ2Q3
解:
同步六进制讣数器,状态转换图见图4。
3、试说明如图所示的用5亦定时器构成的电路功能,求出UT+、UT-和
AUT,并画岀其输岀波形。
8
7
Wxiu
丁
D
TR
555
3
6
our
T1I
V$s
co
1
5
0.01UF
解:
这是III555定时器构成的施密特触发器,正向阈值电压为;
4十-
二捫CC
反向阈值电压为
•4
,回差电压为:
KUt:
Tea
4、对下列门电路:
(1)写出门电路的名称;
(2)写出它们的输出。
(8
分)
例:
与门
Y=AB
A
&
B
3—
Y
A
=1
B
Y
(b)
(a)
(a)
⑹
(c)
(c)
5、试用TTL集成电路74LS1383线/8线译码器设计一个3变量判一致电路(当3个变量全部相同时输岀为1)。
6、已知逻辑函数的真值表,试写出逻辑式,并画出对应的逻辑图。
ABC
F
000
0
001
1
010
1
011
0
100
1
101
0
110
0
111
1
斷原状态为"1”
-
^:
_rn_r-Lr-Lr-L
T1
1
J:
订X1K
K:
■
Q:
JCPK
7、根据触发器类型及输入波形,画出输出波形图。
8、分析图所示电路,写出Zl、Z2的逻辑表达式,列出真值表,说明电路的
逻辑功
能。
(10
分)
Z1
22
解:
(1)表达式
Zl=WIj+/«-»4-w4+叫
Z2=/Wj+w24〃人+w7
(2)真值表
AB5
Z1
Z2
000
0
0
001
1
1
010
1
1
011
0
1
100
1
0
101
0
0
110
0
0
111
1
1
(3)逻辑功能为:
全减器
2•二极管的电路如下图所示,判断图中一•极管导通还是截止?
并求出A、0两端的电IkUAO(假设二极管为理想二极管)
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 数字 电子技术 试题 汇总