Soc系统知识概述Word下载.docx
- 文档编号:1307462
- 上传时间:2023-04-30
- 格式:DOCX
- 页数:10
- 大小:16.43KB
Soc系统知识概述Word下载.docx
《Soc系统知识概述Word下载.docx》由会员分享,可在线阅读,更多相关《Soc系统知识概述Word下载.docx(10页珍藏版)》请在冰点文库上搜索。
片上系统
基本概念
从狭义角度讲,它是信息系统核心的芯片集成,是将系统关键部件集成在一块芯片上;
从广义角度讲,SoC是一个微小型系统,如果说中央处理器(CPU)是大脑,那么SoC就是包括大脑、心脏、眼睛和手的系统。
国内外学术界一般倾向将SoC定义为将微处理器、模拟IP核、数字IP核和存储器(或片外存储控制接口)集成在单一芯片上,它通常是客户定制的,或是面向特定用途的标准产品。
SoC定义的基本内容主要表现在两方面:
其一是它的构成,其二是它形成过程。
系统级芯片的构成可以是系统级芯片控制逻辑模块、微处理器/微控制器CPU内核模块、数字信号处理器DSP模块、嵌入的存储器模块、和外部进行通讯的接口模块、含有ADC/DAC的模拟前端模块、电源提供和功耗管理模块,对于一个无线SoC还有射频前端模块、用户定义逻辑(它可以由FPGA或ASIC实现)以及微电子机械模块,更重要的是一个SoC芯片内嵌有基本软件(RDOS或COS以及其他应用软件)模块或可载入的用户软件等。
系统级芯片形成或产生过程包含以下三个方面:
1)基于单片集成系统的软硬件协同设计和验证;
2)再利用逻辑面积技术使用和产能占有比例有效提高即开发和研究IP核生成及复用技术,特别是大容量的存储模块嵌入的重复应用等;
3)超深亚微米(VDSM)、纳米集成电路的设计理论和技术。
SoC设计的关键技术
具体地说,SoC设计的关键技术主要包括总线架构技术、IP核可复用技术、软硬件协同设计技术、SoC验证技术、可测性设计技术、低功耗设计技术、超深亚微米电路实现技术等,此外还要做嵌入式软件移植、开发研究,是一门跨学科的新兴研究领域。
IBIS模型是一种基于V/I曲线对I/OBUFFER快速准确建模方法,是反映芯片驱动和接收电气特性一种国际标准,它提供一种标准文件格式来记录如驱动源输出阻抗、上升/下降时间及输入负载等参数,非常适合做振荡和串扰等高频效应计算与仿真。
IBIS本身只是一种文件格式,它说明在一标准IBIS文件中如何记录一个芯片驱动器和接收器不同参数,但并不说明这些被记录参数如何使用,这些参数需要由使用IBIS模型仿真工具来读取。
欲使用IBIS进行实际仿真,需要先完成四件工作:
获取有关芯片驱动器和接收器原始信息源;
获取一种将原始数据转换为IBIS格式方法;
提供用于仿真可被计算机识别布局布线信息;
提供一种能够读取IBIS和布局布线格式并能够进行分析计算软件工具。
IBIS模型优点可以概括为:
在I/O非线性方面能够提供准确模型,同时考虑了封装寄生参数与ESD结构;
提供比结构化方法更快仿真速度;
可用于系统板级或多板信号完整性分析仿真。
可用IBIS模型分析信号完整性问题包括:
串扰、反射、振荡、上冲、下冲、不匹配阻抗、传输线分析、拓扑结构分析。
IBIS尤其能够对高速振荡和串扰进行准确精细仿真,它可用于检测最坏情况上升时间条件下信号行为及一些用物理测试无法解决情况;
模型可以免费从半导体厂商处获取,用户无需对模型付额外开销;
兼容工业界广泛仿真平台。
IBIS模型核由一个包含电流、电压和时序方面信息列表组成。
IBIS模型仿真速度比SPICE快很多,而精度只是稍有下降。
非会聚是SPICE模型和仿真器一个问题,而在IBIS仿真中消除了这个问题。
实际上,所有EDA供应商现在都支持IBIS模型,并且它们都很简便易用。
大多数器件IBIS模型均可从互联网上免费获得。
可以在同一个板上仿真几个不同厂商推出器件。
More:
数码万年历More:
s2csfa2
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- Soc 系统 知识 概述