贴片电阻功率和贴片电阻的封装形式资料全.docx
- 文档编号:12379618
- 上传时间:2023-06-05
- 格式:DOCX
- 页数:62
- 大小:3.91MB
贴片电阻功率和贴片电阻的封装形式资料全.docx
《贴片电阻功率和贴片电阻的封装形式资料全.docx》由会员分享,可在线阅读,更多相关《贴片电阻功率和贴片电阻的封装形式资料全.docx(62页珍藏版)》请在冰点文库上搜索。
贴片电阻功率和贴片电阻的封装形式资料全
貼片電阻功率和貼片電阻的封裝形式資料
常規貼片電阻(部分)
常規的貼片電阻的標準封裝及額定功率如下表:
英制(mil)公制(mm)額定功率(W)70°C
020106031/20
040210051/16
060316081/10
080520121/8
120632161/4
121032251/3
181248321/2
201050253/4
251264321
國內貼片電阻的命名方法:
1、5%精度的命名:
RS-05K102JT
2、1%精度的命名:
RS-05K1002FT
R-表示電阻
S-表示功率0402是1/16W、0603是1/10W、0805是1/8W、1206是1/4W、1210是1/3W、1812是1/2W、2010是3/4W、2512是1W。
05-表示尺寸(英寸):
02表示0402、03表示0603、05表示0805、06表示1206、1210表示1210、1812表示1812、10表示1210、12表示2512。
K-表示溫度係數為100PPM,
102-5%精度阻值表示法:
前兩位表示有效數字,第三位表示有多少個零,基本單位是,102=1000=1K。
1002是1%阻值表示法:
前三位表示有效數字,第四位表示有多少個零,基本單位是,1002=10000=10K。
J-表示精度為5%、F-表示精度為1%。
T-表示編帶包裝
貼片元件代碼查詢
.cndzz./down/soft/47177.htm
CMOS積體電路的性能及特點
.docin./p-26209686.html
TTL集成邏輯門
.docin./p-26944252.html
晶振
有源晶振管腳識別.
有源晶振電路及工作原理簡述
有源晶振是由石英晶體組成的,石英晶片之所以能當為振盪器使用,是基於它的壓電效應:
在晶片的兩個極上加一電場,會使晶體產生機械變形;在石英晶片上加上交變電壓,晶體就會產生機械振動,同時機械變形振動又會產生交變電場,雖然這種交變電場的電壓極其微弱,但其振動頻率是十分穩定的。
當外加交變電壓的頻率與晶片的固有頻率(由晶片的尺寸和形狀決定)相等時,機械振動的幅度將急劇增加,這種現象稱為“壓電諧振”。
壓電諧振狀態的建立和維持都必須借助於振盪器電路才能實現。
圖3是一個串聯型振盪器,電晶體T1和T2構成的兩級放大器,石英晶體XT與電容C2構成LC電路。
在這個電路中,石英晶體相當於一個電感,C2為可變電容器,調節其容量即可使電路進入諧振狀態。
該振盪器供電電壓為5V,輸出波形為方波。
有源晶振引腳排列:
有源晶振引腳識別,實物圖如上圖(b)所示.
有個點標記的為1腳,按逆時針(管腳向下)分別為2、3、4。
方形有源晶振引腳分佈:
1、正方的,使用DIP-8封裝,打點的是1腳。
1-NC;4-GND;5-Output;8-VCC
2、長方的,使用DIP-14封裝,打點的是1腳。
1-NC;7-GND;8-Output;14-VCC
注:
有源晶振型號眾多,而且每一種型號的引腳定義都有所不同,接法也有所不同,上述介紹僅供參考,實際使用中要確認其管腳列方式.
有源晶振通常的接法:
一腳懸空,二腳接地,三腳接輸出,四腳接電壓。
有源晶振與無源晶振的聯繫與區別
無源晶振與有源晶振的英文名稱不同,無源晶振為crystal(晶體),而有源晶振則叫做oscillator(振盪器)。
無源晶振是有2個引腳的無極性元件,需要借助於時鐘電路才能產生振盪信號,自身無法振盪起來,所以“無源晶振”這個說法並不準確;有源晶振有4只引腳,是一個完整的振盪器,其中除了石英晶體外,還有電晶體和阻容元件,因此體積較大。
石英晶體振盪器的頻率穩定度可達10^-9/日,甚至10^-11。
例如10MHz的振盪器,頻率在一日之內的變化一般不大於0.1Hz。
因此,完全可以將晶體振盪器視為恒定的基準頻率源(石英表、電子錶中都是利用石英晶體來做計時的基準頻率)。
從PC誕生至現在,主板上一直都使用一顆14.318MHz的石英晶體振盪器作為基準頻率源。
有源晶振不需要DSP的內部振盪器,信號品質好,比較穩定,而且連接方式相對簡單(主要是做好電源濾波,通常使用一個電容和電感構成的PI型濾波網路,輸出端用一個小阻值的電阻過濾信號即可),不需要複雜的配置電路。
相對於無源晶體,有源晶振的缺陷是其信號電平是固定的,需要選擇好合適輸出電平,靈活性較差,而且價格高。
下圖為晶體及晶振實特圖,左邊兩個是晶振,右邊14.38MHz的為晶體.
常用有源晶振實物以及封裝
A、直插封裝(Through-Hole)
1、DIL-140.1-150MHz20.2x12.8x5.5
2、DIL-80.1-150MHz12.5x12.5x5.5
B、貼片封裝(SMD)
1、SMD-1100S1-70MHz14.0x9.8x4.7
2、SCO-7001-125MHz7.0x5.0x1.6
3、SCO-6000.5-125MHz6.0x3.5x1.8
4、SCO-530.5-125MHz5.0x3.2x1.0
5、SCO-320.75-80MHz3.2x2.5x0.95
6、VC-TCXO-96SM9.6-26MHz11.4x11.6x3.4
7、VXO-507TL12.6-19.8MHz7.0x5.0x2.0
VXO-517TL12.6-19.8MHz7.0x5.0x2.0
8、TXO-709TL19.2MHz9.0x7.0x2.0
VXO-709TL12.6-19.8MHz9.0x7.0x2.0
9、TXO-96SML12-26MHz11.4x9.6x2.5
VXO-96SML12-26MHz11.4x9.6x2.5
************************************************************************************************************************
標準規格
性能/型號
頻率範圍
頻率偏差(25℃±3℃)
頻率溫度特性
(25℃基準)
串聯諧振電阻
回流條件
SMD0705
6~33MHz(Funda)
33~60MHz(3rd)
±10~±50ppm
±5,±10ppm
(-10~+50℃)
±25,±50ppm
(-10~+60℃)
40Ωmax.(Funda)
800Ωmax.(3rd)
VPS:
vaporphasesoldering
HA:
HOtAirReflow
IA:
InfraedReflow
SMD0603
8M~30MHz
60Ωmax.(Funda)
SMD0503
外觀尺寸單位:
mm
有源晶振輸出串聯電阻的作用
1.
一般大公司硬體電路都有最小化設計,是長期經驗總結出來的,為的是減少重複性勞動和確保產品品質。
大家畫圖基本上直接抄模組電路,審查的人也按照標準電路檢查,這樣就不用每次都考慮如何設計。
你說的晶振輸出串電阻就來自於最小化設計,對於數位電路裏最重要的時鐘源部分,應該特別注意保證信號完整性,最小化設計中晶振週邊電路除了電阻還要有一些其他器件。
串電阻是為了減小反射波,避免反射波疊加引起過沖。
有時,不同批次的板子特性不一樣,留個電阻位置便於調整板子狀態到最佳。
如無必要串電阻,就用0歐電阻連接。
反射波在大部分電路裏有害,但PCI卻恰恰利用了反射波形成有效信號。
2.
(1)、減少諧波,有源晶體輸出的是方波,這將引起諧波干擾,尤其是阻抗嚴重不匹配的情況下,加上電阻後,該電阻將與輸入電容構成RC積分平滑電路,將方波轉換為近似正弦波,雖然信號的完整性受到一定影響,但由於該信號還要經過後級放大、整形後才作為時鐘信號,因此,性能並不受影響,該電阻的大小需要根據輸入端的阻抗、輸入等效電容,有源晶體的輸出阻抗等因素選擇。
(2)、阻抗匹配,減小回波干擾及導致的信號過沖。
我們知道,只要阻抗不匹配,都會產生信號反射,即回波,有源晶體的輸出阻抗通常都很低,一般在幾百歐以下,而信號源的輸入端在晶片內部結構上通常是運放的輸入端,由晶片的內部電路與外部的無源石英晶體構成諧振電路(使用有源晶體後就不需要這個晶體了),這個運放的輸出阻抗都在兆歐以上。
晶振資料總結(無源晶振和有源晶振)
無源晶振:
就是一個晶振,依靠配合其他IC內部振盪電路工作。
有源晶振:
晶振+振盪電路,封裝在一起。
給他供上電源,就有波形輸出。
。
。
1、無源晶體——無源晶體需要用DSP片內的振盪器,在datasheet上有建議的連接方法。
無源晶體沒有電壓的問題,信號電平是可變的,也就是說是根據起振電路來決定的,同樣的晶體可以適用於多種電壓,可用於多種不同時鐘信號電壓要求的DSP,而且價格通常也較低,因此對於一般的應用如果條件許可建議用晶體,這尤其適合於產品線豐富批量大的生產者。
無源晶體相對於晶振而言其缺陷是信號品質較差,通常需要精確匹配週邊電路(用於信號匹配的電容、電感、電阻等),更換不同頻率的晶體時周邊配置電路需要做相應的調整。
建議採用精度較高的石英晶體,盡可能不要採用精度低的瓷警惕。
2、有源晶振——有源晶振不需要DSP的內部振盪器,信號品質好,比較穩定,而且連接方式相對簡單(主要是做好電源濾波,通常使用一個電容和電感構成的PI型濾波網路,輸出端用一個小阻值的電阻過濾信號即可),不需要複雜的配置電路。
有源晶振通常的用法:
一腳懸空,二腳接地,三腳接輸出,四腳接電壓。
相對於無源晶體,有源晶振的缺陷是其信號電平是固定的,需要選擇好合適輸出電平,靈活性較差,而且價格高。
對於時序要求敏感的應用,個人認為還是有源的晶振好,因為可以選用比較精密的晶振,甚至是高檔的溫度補償晶振。
有些DSP內部沒有起振電路,只能使用有源的晶振,如TI的6000系列等。
有源晶振相比於無源晶體通常體積較大,但現在許多有源晶振是表貼的,體積和晶體相當,有的甚至比許多晶體還要小。
幾點注意事項:
1、需要倍頻的DSP需要配置好PLL周邊配置電路,主要是隔離和濾波;
2、20MHz以下的晶體晶振基本上都是基頻的器件,穩定度好,20MHz以上的大多是諧波的(如3次諧波、5次諧波等等),穩定度差,因此強烈建議使用低頻的器件,畢竟倍頻用的PLL電路需要的周邊配置主要是電容、電阻、電感,其穩定度和價格方面遠遠好於晶體晶振器件;
3、時鐘信號走線長度盡可能短,線寬盡可能大,與其他印製線間距盡可能大,緊靠器件佈局佈線,必要時可以走內層,以及用地線包圍;
4、通過背板從外部引入時鐘信號時有特殊的設計要求,需要詳細參考相關的資料。
此外還要做一些說明:
總體來說晶振的穩定度等方面好於晶體,尤其是精密測量等領域,絕大多數用的都是高檔的晶振,這樣就可以把各種補償技術集成在一起,減少了設計的複雜性。
試想,如果採用晶體,然後自己設計波形整形、抗干擾、溫度補償,那樣的話設計的複雜性將是什麼樣的呢?
我們這裏設計射頻電路等對時鐘要求高的場合,就是採用高精度溫補晶振的,工業級的要好幾百元一個。
特殊領域的應用如果找不到合適的晶振,也就是說設計的複雜性超出了市場上成品晶振水準,就必須自己設計了,這種情況下就要選用晶體了,不過這些晶體肯定不是市場上的普通晶體,而是特殊的高端晶體,如紅寶石晶體等等。
更高要求的領域情況更特殊,我們這裏在高精度測試時採用的時鐘甚至是原子鐘、銣鐘等設備提供的,通過專用的射頻接插件連接,是個大型設備,相當笨重......
1.有源晶振與無源晶振的區別
無源晶振為crystal(晶體)無源晶振是有2個引腳的無極性元件,需要借助於時鐘電路才能產生振盪信號,自身無法振盪起來;
有源晶振則叫做oscillator(振盪器)。
有源晶振有4只引腳,是一個完整的振盪器,其中除了石英晶體外,還有電晶體和阻容元件,因此體積較大。
2.無源晶振和有源晶振的優缺點
無源晶體相對於晶振而言其缺陷是信號品質較差,通常需要精確匹配週邊電路(用於信號匹配的電容、電感、電阻等),更換不同頻率的晶體時周邊配置電路需要做相應的調整。
建議採用精度較高的石英晶體,盡可能不要採用精度低的瓷警惕。
相對於無源晶體,有源晶振的缺陷是其信號電平是固定的,需要選擇好合適輸出電平,靈活性較差,而且價格高。
對於時序要求敏感的應用,個人認為還是有源的晶振好,因為可以選用比較精密的晶振,甚至是高檔的溫度補償晶振。
3.有源晶振的管腳
無源晶振兩個管腳可以任意。
有源晶振根據封裝不同,管教排列不同(打點的為“1腳”,逆時鐘看)
有個點標記的為1腳,按逆時針(管腳向下)分別為2、3、4。
有源晶振通常的用法:
一腳懸空,二腳接地,三腳接輸出,四腳接電壓。
方形有源晶振引腳分佈:
1、正方的,使用DIP-8封裝,打點的是1腳。
1-NC;4-GND;5-Output;8-VCC
2、長方的,使用DIP-14封裝,打點的是1腳。
1-NC;7-GND;8-Output;14-VCC
BTW:
1、電源有兩種,一種是TTL,只能用5V,一種是HC的,可以3.3V/5V
2、邊沿有一個是尖角,三個圓角,尖角的是一腳,和打點一致。
Vcc out
NC(點) GND
4.拆解有源晶振
可以看到有源晶振=普通晶振+邏輯電路
5. 晶振的輸出波形
無源晶振輸出正弦波。
有源晶振輸出正弦波或方波。
如果有源晶振把整形電路做在有源晶振裏面了的話,輸出就是方波,但很多時候在示波器上看到的還是波形不太好的正弦波,這是由於示波器的帶寬不夠,好像有源晶振20MHz,如果用40MHz或60MHz的示波器測量,顯示的是正弦波,這是由於方波的傅裏葉分解為基頻和奇次諧波的疊加,帶寬不夠的話,就只剩下基頻20MHz和60MHz的諧波,所以顯示正弦波。
完美的再現方波需要至少10倍的帶寬,5倍的帶寬只能算是勉強,所以需要至少100M的示波器。
詳細解釋:
示波器測量週期性的非正弦波
參考資料:
1)bbs.ednchina./ShowTopic.aspx?
id=10290
2)有源晶振介紹
3)扒開“衣服”看本質——有源晶振那種好一點
.ouravr./bbs/bbs_content.jsp?
bbs_sn=1557122&bbs_page_no=6&bbs_id=1000
4)關於晶振的一些知識
5)有源晶振的問題
blog.ednchina./zhige/66406/message.aspx
輸出波形的討論
1)求高手指教有源晶振的用法
forum.eetchina./FORUM_POST_1000039130_1200035446_0.HTM
2)有源晶振和無源晶振
forum.eetchina./FORUM_POST_10002_10012_1200087728_0.HTM
3)有源晶振輸出只有500mv
bbs.weeqoo./bbsdetail-1829-2.html
一.數位示波器存儲時間長度計算
以常見示波器TDS220(存儲深度2.5k)為例,如測一個300kHz方波
時間軸設定25us/div,此時取樣點間隔0.1us,總記錄時長250us,一個週期的波形約由34個點組成
時間軸設定50us/div,此時取樣點間隔0.2us,總記錄時長500us,一個週期的波形約由17個點組成
時間軸設定100us/div,此時取樣點間隔0.4us,總記錄時長1ms,一個週期的波形約由8個點組成
二.如何選擇示波器
1.瞭解您的信號?
您要知道您用示波器觀察什麼?
既您要捕捉並觀察的信號其典型性能是什麼?
您的信號是否有複雜的特性?
您的信號是重複信號還是單次信號?
您要測量的信號過渡過程帶寬,或者上升時間是多大?
您打算用何種信號特性來觸發短脈衝、脈衝寬度、窄脈衝等?
您打算同時顯示多少信號?
2.類比還是數位?
參見前面的《示波器發展》。
總之,傳統的觀點認為模擬示波器具有熟悉的面板控制,價格低廉,因而總覺得模擬示波器“使用方便”。
但是隨著A/D轉換器速度逐年提高和價格不斷降低,以及數字示波器不斷增加的測量能力和實際上不受限制的各種功能,數位示波器已獨領風騷。
3.帶寬如何?
帶寬一般定義為正弦輸入信號幅度衰減到-3dB時的頻率,即70.7%,帶寬決定示波器對信號的基本測量能力。
隨著信號頻率的增加,示波器對信號的準確顯示能力將下降,如果沒有足夠的帶寬,示波器將無法分辨高頻變化。
幅度將出現失真,邊緣將會消失,細節資料將被丟失。
如果沒有足夠的帶寬,得到的關於信號的所有特性,響鈴和振鳴等都毫無意義。
一個決定您所需要的示波器帶寬有效的經驗法則是“5倍準則”;即將您要測量的信號最高頻率分量乘以5。
這將會使您在測量中獲得高於2%的精度。
在某些應用場合,您不知道你的感興趣的信號帶寬,但是您知道它的最快上升時間,大多數字示波器的頻率回應用下面的公式來計算關聯帶寬和儀器的上升時間:
帶寬=0.35÷信號的最快上升時間。
帶寬有兩種類型:
重複(或等效時間)帶寬和即時(或單次)帶寬。
重複帶寬只適用於重複的信號,顯示來自於多次信號採集期間的採樣。
即時帶寬是示波器的單次採樣中所能捕捉的最高頻率,且當捕捉的事件不是經常出現時要求相當苛刻。
即時帶寬與採樣速率聯繫在一起。
由於更寬的帶寬往往意味著更高的價格,因此應對照你的預算來評定通常要觀察信號的頻率成分。
4.採樣速率怎樣?
定義為每秒採樣次數(Sa/s),指數字示波器對信號採樣的頻率。
示波器的採樣速率越快,所顯示的波形的解析度和清晰度就高,重要資訊和事件丟失的概率就越小。
如果需要觀測較長時間範圍內的慢變信號,則最小採樣速率就變得較為重要。
為了在顯示的波形記錄中保持固定的波形數,需要調整水準控制按鈕,而所顯示的採樣速率也將隨著水準調節按鈕的調節而變化。
如何計算採樣速率?
計算方法取決於所測量的波形的類型,以及示波器所採用的信號重建方式。
為了準確地再現信號並避免混淆,奈奎斯定理規定:
信號的採樣速率必須不小於其最高頻率成分的兩倍。
然而,這個定理的前提是基於無限長時間和連續的信號。
由於沒有示波器可以提供無限時間的記錄長度,而且,從定義上看,低頻干擾是不連續的,所以採用兩倍于最高頻率成分的採樣速率通常是不夠的。
實際上,信號的準確再現取決於其採樣速率和信號採樣點間隙所採用的插值法。
一些示波器會為操作者提供以下選擇:
測量正弦信號的正弦插值法,以及測量矩形波、脈衝和其他信號類型的線性插值法。
有一個在比較取樣速率和信號帶寬時很有用的經驗法則:
如果您正在觀察的示波器有內插(通過篩選以便在取樣點間重新生成),則(取樣速率/信號帶寬)的比值至少應為4∶1。
無正弦內插時,則應採取10∶1的比值。
5.螢幕刷新率多快?
所有的示波器都會閃爍。
也就是說,示波器每秒鐘以特定的次數捕獲信號,在這些測量點之間將不再進行測量。
這就是波形捕獲速率,也稱螢幕刷新率,表示為波形數每秒(wfms/s)。
採樣速率表示的是示波器在一個波形或週期內,採樣輸入信號的頻率;波形捕獲速率則是指示波器採集波形的速度。
波形捕獲速率取決於示波器的類型和性能級別,且有著很大的變化範圍。
高波形捕獲速率的示波器將會提供更多的重要信號特性,並能極增加示波器快速捕獲暫態的異常情況,如抖動、矮脈衝、低頻干擾和暫態誤差的概率。
數位存儲示波器(DSO)使用串列處理結構每秒鐘可以捕獲10到5000個波形。
DPO數位螢光示波器採用並行處理結構,可以提供更高的波形捕獲速率,有的高達每秒數百萬個波形,大大提高了捕獲間歇和難以捕捉事件的可能性,並能讓您更快地發現信號存在的問題。
6.存儲深度是多少?
存儲深度是示波器所能存儲的採樣點多少的量度。
如果您需要不間斷的捕捉一個脈衝串,則要求示波器有足夠的記憶體以便捕捉整個事件。
將所要捕捉的時間長度除以精確重現信號所須的取樣速度,可以計算出所要求的存儲深度,也稱記錄長度。
在正確位置上捕捉信號的有效觸發,通常可以減小示波器實際需要的存儲量。
存儲深度與取樣速度密切相關。
您所需要的存儲深度取決於要測量的總時間跨度和所要求的時間解析度。
現代的示波器允許用戶選擇記錄長度,以便對一些操作中的細節進行優化。
分析一個十分穩定的正弦信號,只需要500點的記錄長度;但如果要解析一個複雜的數位資料流程,則需要有一百萬個點或更多點的記錄長度。
7.要求何種觸發?
示波器的觸發能使信號在正確的位置點同步水準掃描,決定著信號特性是否清晰。
觸發控制按鈕可以穩定重複的波形並捕獲單次波形。
大多數通用示波器的用戶只採用邊沿觸發方式,您可能發現擁有其他觸發能力在某些應用是有益的。
特別是對新設計產品的故障查尋。
先進的觸發方式可將所關心的事件分離出來,從而最有效地利用取樣速度和存儲深度。
現今有很多示波器,具有先進的觸發能力:
您能根據由幅度定義的脈衝(如短脈衝),由時間限定的脈衝(脈衝寬度、窄脈衝、轉換率、建立/保持時間)和由邏輯狀態或圖形描述的脈衝(邏輯觸發)進行觸發。
擴展和常規的觸發功能組合也幫助顯示視頻和其他難以捕捉的信號,如此先進的觸發能力,在設置測試過程時提供了很大程度的靈活性,而且能大簡化工作。
8.有多少通道?
您需要的通道數取決於您的應用。
對於通常的經濟型故障查尋應用來說,需要的是雙通道示波器。
然而,如果要求觀察若干個類比信號的相互關係,將需要一台4通道示波器。
許多工作於類比與數位兩種信號的系統的工程師也考慮採用4通道示波器。
還有一種較新的選擇,即所謂混合信號示波器,它將邏輯分析儀的通道計數及觸發能力與示波器的較高解析度綜合到具有時間相關顯示的單一儀器之中。
三.慢掃描示波器(又稱長餘輝示波器)
∙長餘輝螢幕顯示和慢掃描功能
∙可供對一般底頻電參量緩慢變化的測量和觀察
∙也適用於機床設備自動化程式控制的調試、維修和監視
∙也可作X-Y記錄儀使用
如何判斷晶振好壞
1用萬用表(R×10k擋)測晶振兩端的電阻值,若為無窮大,說明晶振無短路或漏電;再將試電筆插入市電插孔內,用手指捏住晶振的任一引腳,將另一引腳碰觸試電筆頂端的金
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 电阻 功率 封装 形式 资料