欢迎来到冰点文库! | 帮助中心 分享价值,成长自我!
冰点文库
全部分类
  • 临时分类>
  • IT计算机>
  • 经管营销>
  • 医药卫生>
  • 自然科学>
  • 农林牧渔>
  • 人文社科>
  • 工程科技>
  • PPT模板>
  • 求职职场>
  • 解决方案>
  • 总结汇报>
  • ImageVerifierCode 换一换
    首页 冰点文库 > 资源分类 > DOCX文档下载
    分享到微信 分享到微博 分享到QQ空间

    数字电子技术基础.docx

    • 资源ID:9947455       资源大小:355.19KB        全文页数:19页
    • 资源格式: DOCX        下载积分:3金币
    快捷下载 游客一键下载
    账号登录下载
    微信登录下载
    三方登录下载: 微信开放平台登录 QQ登录
    二维码
    微信扫一扫登录
    下载资源需要3金币
    邮箱/手机:
    温馨提示:
    快捷下载时,用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)。
    如填写123,账号就是123,密码也是123。
    支付方式: 支付宝    微信支付   
    验证码:   换一换

    加入VIP,免费下载
     
    账号:
    密码:
    验证码:   换一换
      忘记密码?
        
    友情提示
    2、PDF文件下载后,可能会被浏览器默认打开,此种情况可以点击浏览器菜单,保存网页到桌面,就可以正常下载了。
    3、本站不支持迅雷下载,请使用电脑自带的IE浏览器,或者360浏览器、谷歌浏览器下载即可。
    4、本站资源下载后的文档和图纸-无水印,预览文档经过压缩,下载后原文更清晰。
    5、试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓。

    数字电子技术基础.docx

    1、数字电子技术基础数字电子技术基础一、实验目标 1操纵组合逻辑电路的分析方法。2验证半加器和全加器电路的逻辑功能。3明白得两个二进制数乞降运算的规律。4学会数字电子线路故障检测的一样方法。二、实验道理 1分析逻辑电路的方法:依照逻辑电路图-写出逻辑表达式-化简逻辑表达式(公式法、卡诺图法)-画出逻辑真值表-分析得出逻辑电路解决的实际问题(逻辑功能)。2实验线路 (1)用与非门构成的半加器,如图4-4-1所示。图4-4-1 与非门构成的半加器(2)用异或门构成的半加器,如图4-4-2所示。 图4-4-2 异或门构成的半加器 (3)用与非门、与或非门和异或门构成的全加器,如图4-4-所示:3集成块管

    2、脚分列图见附录三、实验仪器及器材 数字实验箱 集成块74LS00 集成块74LS54 集成块74LS86 万用表 65V直流电源 图4-4-3 与非门、与或非门和异或门构成的全加器四、实验内容及步调 检查所用集成块的短长。 测试用与非门构成的半加器的逻辑功能。(1)按图4-4-1接线,先写出其逻辑表达式,然后将输入端A、B接在实验箱逻辑操纵开关插孔,X1、X2、X3、Sn、Cn分别接在电平显示插孔接好线后,进行测试。 (2)改变输入端A、B的逻辑状况,不雅察各点响应的逻辑状况,将成果填入表4-4-1中,测试完毕,割断电源,分析输出端逻辑状况是否精确。表4-4-1输入端输 出 端ABX1X2X3

    3、SnCn00011011测试用异或门和与非门构成的半加器的逻辑功能 (1)按图4-4-2接线,将输入端A、B分别接在逻辑操纵开关插孔,Cn、Sn分别接在电平显示插孔,接好线落后行测试。 (2)改变输入端An、Bn的逻辑状况,不雅察Sn和Cn的显示状况,并将测试成果填入表4-4-2中,并分析成果精确与否。若输出有误,分析其缘故并查找故障点。 测试用与非门、与或非门构成的全加器的逻辑功能。(1)按图4-4-3接线,输入端An、Bn、Cn-1分别接逻辑操纵开关插孔, Sn、Cn分别接电平显示插孔,接好线落后行测试。表4-4-2输入端被加数A0011加 数B0101输出端半加和Sn进 位Cn(2)改变

    4、An、Bn、Cn-1的输入状况,不雅察输出Sn和Cn响应的逻辑状况,将不雅察成果填入表4-4-3中。割断电源后,分析成果精确与否,若输出有误,分析其缘故并查找故障点。 表4-4-3输入端被加数An01010101加数Bn00110011低位进位Cn-100001111输出全加和Sn进位Cn五、实验留意事项1实验接线前起首验证用到的与或非、异或、与非门的逻辑功能,检查集成块是否无缺。2与或非、异或、与非门中,当某一组输入端不消时,应按规定处理。六、实验申报要求 1分析逻辑电路图,说明逻辑电路的功能。2对逻辑电路的功能进行实验测试,并记录测试成果。3分析组合电路实验的领会。实验三 组合逻辑电路的设

    5、计与测试 一、实验目标1操纵组合逻辑电路的设计与测试方法。2进一步进步归纳逻辑问题的才能。 二、实验道理1应用中、小范畴集成电路来设计组合电路是最常见的逻辑电路设计方法。设计组合电路的一样步调如图4-5-1所示。图4-5-1 组合逻辑电路设计流程图 依照设计义务的要求建立输入、输出变量,并列出真值表。然后用逻辑代数或卡诺图化简法求出简化的逻辑表达式。并按实际选用逻辑门的类型修改逻辑表达式。 依照简化后的逻辑表达式,画出逻辑图,用标准器件构成逻辑电路。最后,用实验来验证设计的精确性。2组合逻辑电路设计举例 用“与非”门设计一个表决电路。当四个输入端中有三个或四个为“1”时,输出端才为“1”。设计

    6、步调:依照题意列出真值表如表4-5-1所示,再填入卡诺图表4-5-2中。 表4-5-1 D0000000011111111A0000111100001111B0011001100110011C0101010101010101Z0000000100010111 表4-5-2 DABC000111100001111111101 由卡诺图得出逻辑表达式,并演变成“与非”的情势。 ZABCBCDACDABD依照逻辑表达式画出用“与非门”构成的逻辑电路如图4-5-2所示。图4-5-2 表决电路逻辑图用实验验证逻辑功能在实验装配恰当地位选定三个14P插座,按照集成块定位标记插好集成块CC4012。按图4-

    7、5-2接线,输入端A、B、C、D接至逻辑开关输出插口,输出端Z接逻辑电平显示输入插口,按真值表(自拟)要求,逐次改变输入变量,测量响应的输出值,验证逻辑功能,与表4-5-1进行比较,验证所设计的逻辑电路是否相符要求。 三、实验仪器与器件15V直流电源 2逻辑电平开关3逻辑电平显示器 4直流数字电压表5CC40112(74LS00) CC40123(74LS20) CC4030(74LS86)CC4081(74LS08) 74LS542(CC4085) CC4001 (74LS02) 四、实验内容及步调1按图4-5-1接线验证四人表决器逻辑功能。2设计一个三人表决器,设计要求A具有否决权,用与非

    8、门完成电路,要求按本文所述的设计步调进行,直到测试电路逻辑功能相符设计要求为止。3三人表决器列出真值表如表4-5-1表4-5-1输 入输 出ABCY0000010100111001011101114依照三人表决器真值表,画出三变量逻辑卡诺图5三人表决器设计参考电路图4-5-3 图4-5-3 三人表决A具有否决权电路逻辑图*6下列设计标题供同窗们依照本身的进修爱好选做(1)数据范畴指导器的设计与实验: 设A、B、C、D是4位二进制数码,可用来表示16个十进制数。设计一个组合逻辑电路,使之能区分下列三种情形0X4;5X9;10X15:要求用与非门及八选一数据选择器两种方法实现。(2)数码转换电路的

    9、设计与实验: 有一测试体系的测试成果是以二进制数码表示,数的范畴为013,要求用两个七段数码管显示十进制数,试设计将二进制数码转换成2位8421BCD码的电路。(3)奇偶校验电路的设计与实验: 用一个3线8线译码器和起码的门电路设计一个奇偶校验电路,要求当输入的四个变量中有偶数个1时输出为1,不然为0。(4)3位二进制加减器的设计与实验有进位输出的3位二进制全加器的设计与实验: 全加器的输入变量是被加数Bi、加数Ai以及低位送来的进位Ci,输出函数为和数Si及向高位发出来的进位Ci+1,下标i为二进制数的第i位。要求设计一个3位二进制全加器。3位二进制全减器的设计与实验: 全减器输入变量为被减

    10、数Xi、减数Yi以及低位送来的借位Bi,全减器的输出为差数Di,以及向高位发出的借位Bi+1,下标i为二进制数的第i位。(4)要求设计一个3位二进制全减器。3位二进制加减器的设计与实验: 在操纵变量操纵下,既能做加法运算又能做减法运算的电路称为加减器。其输入变量为加数Ai(被减数Xi)、被加数Bi(减数Yi)、低位来的进位Ci(借位Bi),以及操纵加减运算的操纵变量M。当M为高电日常平凡做加法运算,当M为低电日常平凡做减法运算。其输出端有两个:一是和(差)数Si(Di),另一个是向高位发出的进位Ci1:(借位Bi+1)。设计一个3位二进制加减器。(5)编码器、译码器的设计与实验 8421BCD

    11、编码器的设计与实验: 此电路具有10个数码输入端09,当某一输入端为高电平而其余输入端全为低电日常平凡,表示有某一个十进制数码输入,输出仍为响应的4位二进制数码,那个数码称做BCD码。试设计一个BCD码编码器。 8421BCD译码器的设计与实验: 此电路有输入端四个,输入8421BCD码;有十个输出端,分别表示十进制数码09。当某一输出为高电日常平凡,表示响应的8421BCD码被译出,此电路与上述编码器连起来,能够互相校验设计的精确性。试设计一个8421BCD码译码器。(6)显示电路的设计与实验: 设计一个显示电路,用七段译码器显示A、B、C、D、E、F、G和H 8个英语字母。要求先用3位二进

    12、制数对这些字母进行编码,然落后行译码显示。(7)血型关系检测电路的设计与实验: 人类有四种血型:A、AB、B和O型。输血时。输血者和受血者必须相符图4-5-4的规定,即O型血能够输给任何血型的人,然则O型血的人只能接收O型血;AB型血的人只能输给AB型血的人;但AB型血的人能接收所有血型的血;A型能够输给A型及AB型血的人,而A型血的人能接收A型血及O型血;B型血输给B型及AB型血的人,而B型血的人能接收B型血及O型血。试用与非门设计一电路,确信输血和受血者是否相符规定。如相符,输出为1,不然输为0。图4-5-4 血型关系示意图 五、实验留意事项1依照所给的标准器件完成设计组合电路的义务,并画

    13、出逻辑电路图。2实验接线前应先验证用到的与非门的逻辑功能,检查其短长。3当与非门中某一端不消时应作处理。4实验课前同窗们应用课余时刻设计好逻辑电路图。5带*的实验项目为选做内容。 六、实验申报要求1写出所选标题标实验步调和测试方法。2依照所选用的器件画出逻辑电路图,并安装调试电路。3分析实验成果,清除实验过程中显现的故障。4组合电路设计领会。实验四 译码器及其应用一、实验目标1操纵中范畴集成译码器的逻辑功能和应用方法。2熟悉数码管的应用方法。二、实验道理译码器是一个多输入、多输出的组合逻辑电路。它的感化是把给定的代码进行“翻译”,变成响应的状况,使输出通道中响应的一路有旌旗灯号输出。译码器在数

    14、字体系中有广泛的用处,不仅用于代码的转换、终端的数字显示,还用于数据分派,存贮器寻址和组合操纵旌旗灯号等。不合的功能可选用不合种类的译码器。译码器可分为通用译码器和显示译码器两大年夜类。前者又分为变量译码器和代码变换译码器。1变量译码器(又称二进制译码器),用以表示输入变量的状况,如2线4线、3线8线和4线16线译码器。如有n个输入变量,则有2n个不合的组合状况,就有2n 个输出端供其应用。而每一个输出所代表的函数对应于n个输入变量的最小项。以3线8线译码器74LS138为例进行分析,图4-6-1(a)、(b)分别为其逻辑图及引脚分列。个中 A2 、A1 、A0 为地址输入端,为译码输出端,S

    15、1、为使能端。当S11,0时,器件使能,地址码所指定的输出端有旌旗灯号(为0)输出,其它所有输出端均无旌旗灯号(全为1)输出。当S10, X时,或 S1X,1时,译码器被禁止,所有输出同时为1。 (a) (b)图4-6-1 38线译码器74LS138逻辑图及引脚分列二进制译码器实际上也是负脉冲输出的脉冲分派器。若应用使能端中的一个输入端输入数据信息,器件就成为一个数据分派器(又称多路分派器),如图4-6-2所示。若在S1输入端输入数据信息,0,地址码所对应的输出是S1数据信息的反码;若从端输入数据信息,令S11、0,地址码所对应的输出确实是端数据信息的原码。若数据信息是时钟脉冲,则数据分派器便

    16、成为时钟脉冲分派器。依照输入地址的不合组合译出独一地址,故可用作地址译码器。接成多路分派器,可将一个旌旗灯号源的数据信息传输到不合的地点。二进制译码器还能便利地实现逻辑函数,如图4-6-3所示,实现的逻辑函数是 ZABC 图4-6-2 作数据分派器 图4-6-3 实现逻辑函数 应用使能端能便利地将两个 3/8译码器组合成一个4/16译码器,如图4-6-4所示。 图4-6-4 用两片74LS138组合成4/16译码器 2数码显示译码器 (1)七段发光二极管(LED)数码管 LED数码管是今朝最常用的数字显示器,图4-6-5(a)、(b)为共阴管和共阳管的电路,(c)为两种不合出线情势的引出脚功能

    17、图。一个LED数码管可用来显示一位09十进制数和一个小数点。小型数码管(0.5寸和0.36寸)每段发光二极管的正向压降,随显示光(平日为红、绿、黄、橙色)的色彩不合略有差别,平日约为22.5V,每个发光二极管的点亮电流在510mA。LED数码管要显示BCD码所表示的十进制数字就须要有一个专门的译码器,该译码器不只要完成译码功能,还要有相当的驱动才能。 (a) 共阴连接(“1”电平驱动) (b) 共阳连接(“0”电平驱动)(c) 符号及引脚功能图 4-6-5 LED数码管 (2)BCD码七段译码驱动器 此类译码器型号有74LS47(共阳),74LS48(共阴),CC4511(共阴)等,本实验系采

    18、取CC4511 BCD码锁存七段译码驱动器。驱动共阴极LED数码管。图4-6-6为CC4511引脚分列。图4-6-6 CC4511引脚分列个中 A、B、C、D BCD码输入端, a、b、c、d、e、f、g 译码输出端,输出“1”有效,用来驱动共阴极LED数码管。 测试输入端,“0”时,译码输出全为“1” 消隐输入端,“0”时,译码输出全为“0” LE 锁定端,LE“1”时译码器处于锁定(保持)状况,译码输出保持在LE0时的数值,LE0为正常译码。CC4511内接有上拉电阻,故只需在输出端与数码管笔段之间串入限流电阻即可工作。译码器还有拒伪码功能,当输入码跨过1001时,输出全为“0”,数码管熄

    19、灭。 在数字电路实验装配上已完成了译码器CC4511和数码管BS202之间的连接。实验时,只要接通+5V电源和将十进制数的BCD码接至译码器的响应输入端A、B、C、D即可显示09的数字。四位数码管可接收四组BCD码输入。CC4511与LED数码管的连接如图4-6-7所示。图4-6-7 CC4511驱动一位LED数码管表4-6-1输 入输 出S1+A2A1A0100001000110010100111010010101101101011101三、实验仪器与器件 1、5V直流电源 2、双踪示波器 3、连续脉冲源 4、逻辑电平开关 5、逻辑电平显示器 6、拨码开关组 7、译码显示器 8、 74LS1

    20、382 CC4511四、实验内容及步调 174LS138译码器逻辑功能测试。将译码器使能端S1、及地址端A2、A1、A0 分别接至逻辑电平开关输出口,八个输出端依次连接在逻辑电平显示器的八个输进口上,拨动逻辑电平开关,按表4-6-1逐项测试74LS138的逻辑功能。表4-6-2输 入输 出LEDCBAabcdefg显示字形00101100000110001011001001100110110100011010101101100110111011100001110010111010011101101111000111101011111001111111112数据拨码开关的应用。将实验装配上的四组

    21、拨码开关的输出Ai、Bi、Ci、Di分别接至4组显示译码驱动器CC4511的对应输进口,LE、接至三个逻辑开关的输出插口,接上+5V显示器的电源,然后按功能表4-6-2输入的要求揿动四个数码的增减键(“”与“”键)和操作与LE、对应的三个逻辑开关,不雅测拨码盘上的四位数与LED数码管显示的对应数字是否一致,及译码显示是否正常。3用两片74LS138组合成一个4线16线译码器,本身设计表格,并进行实验。4用74LS138构成时序脉冲分派器参照图4-6-2和实验道明白得释,时钟脉冲CP频率约为10KHz,要求分派器输出端的旌旗灯号与CP输入旌旗灯号同相。画出分派器的实验电路,用示波器不雅察和记录在地址端A2、A1、A0分别取000111 8种不合状况时端的输出波形,留意输出波形与CP输入波形之间的相位关系。 五、实验留意事项1实验前应复习有关译码器和分派器的道理。2为包管实验顺利进行,实验前先明白得中范畴集成电路管脚的感化。3留意器件电源的极性和管脚分列。 六、实验申报要求1画出实验线路,把不雅察到的波形画在坐标纸上,并标出对应的地址码。2依照实验内容,画出所需的实验线路,填好实验数据记录表格。3对实验成果进行分析、评论辩论。


    注意事项

    本文(数字电子技术基础.docx)为本站会员主动上传,冰点文库仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知冰点文库(点击联系客服),我们立即给予删除!

    温馨提示:如果因为网速或其他原因下载失败请重新下载,重复下载不扣分。




    关于我们 - 网站声明 - 网站地图 - 资源地图 - 友情链接 - 网站客服 - 联系我们

    copyright@ 2008-2023 冰点文库 网站版权所有

    经营许可证编号:鄂ICP备19020893号-2


    收起
    展开