欢迎来到冰点文库! | 帮助中心 分享价值,成长自我!
冰点文库
全部分类
  • 临时分类>
  • IT计算机>
  • 经管营销>
  • 医药卫生>
  • 自然科学>
  • 农林牧渔>
  • 人文社科>
  • 工程科技>
  • PPT模板>
  • 求职职场>
  • 解决方案>
  • 总结汇报>
  • ImageVerifierCode 换一换
    首页 冰点文库 > 资源分类 > DOCX文档下载
    分享到微信 分享到微博 分享到QQ空间

    全国大学生电子设计竞赛Word格式.docx

    • 资源ID:7216859       资源大小:74.55KB        全文页数:9页
    • 资源格式: DOCX        下载积分:3金币
    快捷下载 游客一键下载
    账号登录下载
    微信登录下载
    三方登录下载: 微信开放平台登录 QQ登录
    二维码
    微信扫一扫登录
    下载资源需要3金币
    邮箱/手机:
    温馨提示:
    快捷下载时,用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)。
    如填写123,账号就是123,密码也是123。
    支付方式: 支付宝    微信支付   
    验证码:   换一换

    加入VIP,免费下载
     
    账号:
    密码:
    验证码:   换一换
      忘记密码?
        
    友情提示
    2、PDF文件下载后,可能会被浏览器默认打开,此种情况可以点击浏览器菜单,保存网页到桌面,就可以正常下载了。
    3、本站不支持迅雷下载,请使用电脑自带的IE浏览器,或者360浏览器、谷歌浏览器下载即可。
    4、本站资源下载后的文档和图纸-无水印,预览文档经过压缩,下载后原文更清晰。
    5、试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓。

    全国大学生电子设计竞赛Word格式.docx

    1、1.方案设计与论证 单片机的选择方案一:普通的AT89S51从内部的硬件到软件有一套完整的按位操作系统,称作位处理器,处理对象不是字或字节而是位。不但能对片内某些特殊功能寄存器的某位进行处理,如传送、置位、清零、测试等,还能进行位的逻辑运算,其功能十分完备,使用起来得心应手。但是运算速度过慢,保护能力很差,AD、EEPROM等功能需要靠扩展,增加了硬件和软件负担方案二:STM32系列基于专为要求高性能、低成本、低功耗的嵌入式应用专门设计的ARM Cortex-M3内核。还支持以太网、USB OTG和外设接口同时工作,因此,开发人员只需一颗芯片就能设计整合所有这些外设接口的网关设备。运算速度大约

    2、是51单片机的几十倍方案三:采用以增强型80C51内核的STC系列单片机。AT89S51具有完整的输入输出、控制端口、以及内部程序存储空间。与我们通常意义上的类似,可以通过外接A/D,D/A转换电路及运放芯片实现对传感器传送信息的采集,且能够提供以点阵或LCD液晶及外接按键实现人机交互,能对内部众多连接对进行精确操控,具有强大的工控能力。其语法结构与我们常用的计算机C语言基本相同 方案选择: 方案2运算速度较快,开发容易 与相关设备兼容性高整体方案设计FFT法。这种频谱分析采用数字方法直接由模拟/数字转换器(ADC)对输入信号取样,再经FFT处理后获得频谱分布图。它的频率范围受到ADC采集速率

    3、和FFT运算速度的限制。为获得良好的仪器线性度和高分辨率,ADC的取样率最少等于输入信号最高频率的两倍。FFT运算时间与取样点数成对数关系,频谱分析需要高频率、高分辨率和高速运算时,要选用高速的FFT硬件,或者相应的数字信号处理器(DSP)芯片。可见这种方法的优点是硬件电路简单,主要依靠软件运算,可以提高分辨率。其缺点是频率越高,对ADC和DSP芯片的速度要求越高,相应价格也越昂贵。分段FFT。这种方法将输入信号分段,逐段进行FFT的处理,这样分段取样降低了对ADC和FFT硬件的速度要求,又可以在相对窄的频段内得到更高的频谱分辨率。但是这种方法在软件和硬件的设计和测试上显然要复杂很多。扫频法。

    4、这种频谱分析采用外差原理,由振荡器产生一定步进频率的信号与输入信号相乘,然后由适当的滤波器将差频分量滤出以代表相应频点的幅度。振荡信号可以达到很宽的频率,与外部混频器配合,可扩展到很高频率。这种方法的突出优点是扫频范围大,硬件成本低廉,但这种方法对硬件电路要求较高,各模块性能都需要精心设计,且连接在一起整体调试时有一定难度。而且它只适于测量稳态信号的频率幅度,但获得测量结果要花费较长的时间。根据实际条件和成本以及题意上的考虑,在满足题目要求的前提下,我们选择方案三来实现频谱分析的总体设计。控制系统的论证与选择采用在面包板上搭建简易单片机系统 在面包板上搭建单片机系统可以方便的对硬件做随时修改,

    5、也易于搭建,但是系统连线较多,不仅相互干扰,使电路杂乱无章,而且系统可靠性低,不适合本系统使用。自制单片机印刷电路板 自制印刷电路实现较为困难,实现周期长,此外也会花费较多的时间,影响整体设计进程。不宜采用该方案。采用单片机最小系统。 单片机最小系统包含了显示、矩阵键盘、A/D、D/A等模块,能明显减少外围电路的设计,降低系统设计的难度,非常适合本系统的设计。 综合以上三种方案,选择方案三。2.系统理论分析与计算扫频测试法理论依据 设频率响应为H(j)的实系数线性时,不变系统在信号x(n)_Acos(0n+f)激励下的稳态输出为y(n)。利用三角恒等式,可将输入表示为2个复指数函数之和:式子中

    6、对于输入为 线性时,不变系统稳态输出为 。根据线性性质可知,输入 的响应 为 同理,输入 的输出 是 的复共轭。于是得到输出结果的表达式为因此,输出信号和输入信号是频率相同的正弦波,仅有两点不同:第一,振幅被|H(ej)|加权,即网络系统在=0的幅度函数值;第二,输出信号相对于输入信号有一个数量为q(0)的相位时延,即网络系统在=0的相位值。DDS信号源根据DDFS原理所产生的波形频率为:式中fclk为基准频率,M为相位增量因子,N为累加器的位数。M取22,N取24。为得到100kHz的信号,而且在每个周期希望取到32个以上点,则累加器输出后级DA转换需要至少32MHz的速度,于是选取建立时间

    7、为30ns、10位的DAC900,不仅满足了对DA转换速度的要求,而且具有10位数据线,减少了DA转换中固有的量化误差。fclk取40MHz,频率的最小步进:相位差测量设INl和IN2为两路具有相位差经整形后得到的方波信号,Gate2为INl和IN2经过异或后得到的脉冲信号,Fo为FPGA内部的标准高频脉冲信号,取40MHz。将IN2八分频,结合单片机控制,可得到一个动态门控信号Gatel。动态门控与脉冲信号相“与”,可得到门限内的有限个脉冲信号Gate2。Gate1中含有IN2的4个周期,Gate2含有8个异或脉冲。其中分别对clk进行计数,分别得到计值M和N。根据公式精确地测得相位差绝对值

    8、。其时序如图所 示。由于对高频脉冲计数可能存在1的误差: 在F=100kHz时,Mmin1600,则max()FPGA内部生成一个D触发器,以INl为触发器的数据输入,IN2为触发器的时钟输入,若触发器输出端为高电平,则O;若输出端为低电平,则0。特性曲线显示分析 频率范围1M-40MHz,步进100kHz,则有390个点。我们采用320*240分辨率的彩屏来显示幅频与相位。整个显示图像根据测量结果转化为对应的点从+90到-90变化显示。具体参数包括模式、频率、幅度、相位、中心频率、带宽会在图像侧边显示。参数具体计算是根据幅频响应与相频响模拟分析转换为数学分析通过单片机计算得到并在屏幕上进行显

    9、示。3.电路的设计 .放大器为了减少级数,系统采用数据手册参考设计值在输入50欧匹配的情况下,对于增益为20db的同相接法中,RF取174欧,RG取9欧。 TLV3501比较器的设计TLV3501主要是挽输出比较器,主要是405ns传播延时好人操作+,由于超出摆幅输入共模范围,使其更合适低电压应用的理想选择同时可对TTL逻辑在10MHZ情况下的输出波形系统总体框图 电源EP3C16Q240C8 器件内核工作电压 VCCINT 为 ,锁相环(PLL)所需的数字电压为 ,锁相环电压调节器所需的模拟电压为 。该器件将所有I/O 端口分为 8个 I/O 块BANK1-BANK8,这样每个 I/O 块可

    10、以用 ,、 和 幅频特性自动测试系统的设计与实现18等 I/O 端口电压供电,满足不同 I/O 电平标准。为了简化电路,本设计用 电平统一为 8 个 I/O 块端口供电。图电源电路图电源电路如图 所示,数字电源+5V 分别经过 , 和 稳压器件降压为 、 和 ,供 I/O 口、PLL 电压调节器和内核使用。PLL 数字电压 VCCD_PLL 是由内核电压 VCCINT 经过 LC 滤波电路后的 电压。由于该器件有 4 个 PLL,需要了分别为其供电,因此在供电管脚之间加上去耦电容。与 PLL供电情况类似,所有 I/O 块的内核电源管脚和 I/O 端口电源管脚之间也需要加上去耦电容来避免互相间的

    11、耦合干扰。滤波电路本设计 DDS 的采样频率通过锁相环倍频可达到 100MHz,根据奈奎斯特采样定理输出信号的最高频率为其一半,即 50MHz,但是在实际情况中,信号的输出频率只能达到采样频率的 40%,即 40MHz。因此根据需要,设计一个通带截至频率为 40 MHz,通带允许的最大衰减为 dB,阻带频率为 50MHz,阻带最小衰减为 50 dB,特性阻抗为 200 的低通滤波器。常用的滤波器按设计分为:Butterworth 滤波器、Chebyshev 滤波器和椭圆滤波器等。图 是三种低通滤波器频率特性响图。从图中可以看出,Butterworth 滤波器的通带和阻带比较平坦,其过渡带比较平

    12、缓;Chebyshev 滤波器的通带是等波纹抖动的,过渡带也比较平缓;椭圆滤波器的通带和阻带都是抖动的,过渡带是比较陡峭的。综合比较选择椭圆滤波器进行设计。图低通滤波器频率响应对比图4.测试方案及测试结果 测试仪器:数字万用表DT9205,直流稳压源QJ-3003S、频率特性测试仪(1MHz 150MHz) 、500MHz 数字示波器、100MHz 双通道数字示波器 。 测试方案:如图所示,在测量带宽及平坦度时,将信号源的输出有效值降低到1mVrms或更低,将信号通过射频宽带放大器,且外接50负载,确认放大倍数为60dB时,再用示波器观察,记录无明显失真时的带宽和平坦度。在测量噪声时,在射频宽

    13、带放大器放大60dB的情况下,将输入端短入到地,外接50负载下,再用示波器观察其输出有效值。在测量增益控制精度时,通过示波器观察程序控制的增益值与实际增益值的误差大小。在测量增益控制范围时,如果测0dB或其他较低的增益时,示波器无法读出信号大小,则应该加大输入信号,直到示波器可以有效辨别为止。在测60dB增益时,将输入提高到1mVrms,确认输出信号是否能达到1Vrms,且不明显失真。5.测试结果:测试的频率值300kHz1MHz10MHz 20MHz25MHz40MHz50MHz60MHz放大器输出有效值Vrms70MHz80MHz90MHz100MHz110MHz120MHz79KHz6结

    14、论根据上述测试数据及各部分的检测,由此可以得出以下结论:(1)依据系统方案,完成了系统硬件平台的搭建。主要包括 ARM 芯片及外围电源、时钟等电路,FPGA 外围电源、下载电路及内部各个模块功能的设计,DDS 信号模数转换、放大和滤波电路等的实现。利用 Quartus II 软件将 FPGA 内部模块设计好后,采用软件自带的 SignalTap嵌入式逻辑分析仪对内部的 DDS 模块进行了仿真,仿真结果显示 DDS 模块能很好的实现信号的输出。然后对滤波电路进行了仿真,结果显示滤波器的设计能达到预期的结果。(2)在硬件的基础上完成了软件的设计。主要包括测试设备程序、接口板程序和测试应用程序软件。程序的设计主要是针对 ARM 和单片机进行了功能程序的编写,完成了系统输入、显示、计算、数据传输和解析的功能。此外,根据既定的测试功能,完成了测试应用程序软件的设计。7.参考文献1阳昌汉.高频电子技术基础M. 哈尔滨工程大学出版社23-252惠意欣.运算放大器:理论与设计M.清华大学出版社(65)3童诗白.模拟电子技术基础M.清华大学出版社40-41 4 丁群,陈红,朱勇.运算放大器幅频特性的自动测试J.电测与仪表.2002, 39(441):40 -42.5 谭浩强. C 程序设计(第三版)M. 北京: 清华大学出版社, 2005.


    注意事项

    本文(全国大学生电子设计竞赛Word格式.docx)为本站会员主动上传,冰点文库仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知冰点文库(点击联系客服),我们立即给予删除!

    温馨提示:如果因为网速或其他原因下载失败请重新下载,重复下载不扣分。




    关于我们 - 网站声明 - 网站地图 - 资源地图 - 友情链接 - 网站客服 - 联系我们

    copyright@ 2008-2023 冰点文库 网站版权所有

    经营许可证编号:鄂ICP备19020893号-2


    收起
    展开