1、B.82C.52D.286、十进制数86转换为BCD码应为()。A.01010110B.10000110C.10011100D.011010007、晶体三极管工作在深饱和区时,IB、IC、之间的关系为()。A.IC=IBB.ICIBC.ICIBD.ICIB8、下列说法正确的是()。A.一个触发器可以有一个输出端,也可以有两个输出端B.触发器两个输出端的电平可以相同,也可以相反C.时钟信号决定了触发器的翻转时刻,控制输入信号决定了触发器翻转后的状态D.时钟脉冲信号的触发都是上升沿触发9、n位二进制计数器,在计数过程中,经历的独立状态数为()个。A.nB.2nC.2nD.2n-110、有三个输入端
2、的或非门电路,要求输出高电平,其输入端应是()。A.全部为高电平B.至少一个端为低电平C.全部为低电平D.至少一个端为高电平11、对于负逻辑而言,某逻辑电路为与门,则对于正逻辑而言,该电路为()。A.与非门B.与门C.或非门D.或门12、下列逻辑代数基本运算关系式中不正确的是()。A.A+A=AB.A*A=AC.A+0=0D.A+1=113、已知Y=A+BC,则下列说法正确的是()。A.当A=0、B=1、C=0时,Y=1B.当A=0、B=0、C=1时,Y=1C.当A=1、B=0、C=0时,Y=1D.当A=1、B=0、C=0时,Y=014、下列说法错误的是()。A.逻辑函数的表达方法有真值表、逻
3、辑表达式、逻辑图和卡诺图B.真值表是将逻辑函数的最小项按一定规律排列成正方形或矩形C.有了某函数的一种表示方法,就可以转换成其他表示方法D.在电路的分析设计中,一般先列写真值表,再根据真值表列写出函数关系式15、函数Y=ABC+A+ADE(F+G)的最简式为()。A.ABCB.ADEC.ADEGD.A16、五变量的卡诺图中共有最小项数为()个。A.10B.16C.64D.3217、已知某逻辑电路的真值表如表所示,则该逻辑电路的最简逻辑表达式为()。A.BC+ACB.A+BC.AB+ACD.B+C18、1个3线-8线译码器74LS138,当输入端A=0、B=0、C=1时,输出Y0和Y7的状态分别
4、为()。A.0、0B.0、1C.1、0D.1、119、A*B*B*C=()。A.BB.CC.120、如图12-1所示,优先权编码器74148有8条输入线07,3条输出线A0A2。当GS为0时编码器输出有效,E1为0时允许模块工作。请问当输入线6为0,其余输入线为1时,则输出A2、A1、A0的状态分别为()。A.0、1、0B.0、0、1C.1、1、0D.1、0、121、显示译码器7447驱动共阴极LED显示器。当7447的输入端D、C、B、A为0、0、0、1时,LED显示器显示的数字应为()。B.1C.2D.322、能够起到定时作用的触发器是()。A.施密特触发器B.双稳态触发器C.单稳态触发器
5、D.多谐振荡器23、如图12-2所示,数码比较器74LS85可以比较两个4位二进制数A和B的大小。当A为A3A2A1A0=1001时,下列说法正确的是()。A.当4位二进制数B9时,P(A=1B.当B3=A3时,P(A=1C.当B3=A3、B2=0、A2=1时,P(AD.当B3=A3、B2=1、A2=0时,P(A24、如果一个半导体存储器中有m位地址线,则应有()个存储单元,若输出位数为n位,则其存储容量为()位。A.m;mnB.2m;2nC.2m;D.2m;2m25、若ROM有13根地址输入线,8根数据输出线,则该ROM的容量为()位。A.64000位B.13K8位C.8KD.8K位26、从
6、信息的存储情况分类,存储器可以分为()两大类。A.ROM和RAMB.EPROM和PROMC.PLA和PALD.ROM和GAL27、一片存储容量为8K的只读存储器ROM芯片应该有()条地址线。B.11C.12D.1328、关于可编程逻辑阵列PLA,下列说法正确的是()。A.PLA结构是与门阵列固定连接,而或门阵列可编程B.PLA结构是或门阵列固定连接,而与门阵列可编程C.PLA结构是与门阵列和或门阵列都可以编程D.PLA中,一个地址码对应的存储单元是唯一的29、增加单稳态触发器的定时电阻R的值可以使输出脉冲的()。A.宽度增加B.幅度减小C.幅度增加D.宽度减小30、用触发器组成12进制数计数器
7、,至少应用触发器的个数为()个。A.2B.3C.4D.531、一个4位串行数据,输入4位移位寄存器,时钟脉冲频率为1kHz,经过()ms可以转换为4位并行数据输出。A.8B.4D.132、在异步二进制计数器中,从0开始计数,当十进制数为60时,需要触发器的个数为()个。A.4B.5C.6D.833、如果异步二进制计数器的触发器个数为10个,则计数状态有()种。A.20B.200C.1000D.102434、四位并行输入寄存器输入一个新的四位数据时需要()个CP时钟脉冲信号。D.435、R-S触发器的基本性质是()。A.一个稳定状态B.两个稳定状态C.无稳定状态D.能自动翻转36、一个振荡器电路
8、中晶振元件的标称频率是6MHz,电容为30pF,则该电路输出信号的频率是()MHz。A.6B.2C.3D.1237、施密特触发器的主要功能是()。A.整形、波形变换、延时、幅度鉴别B.整形、波形变换、抑制干扰、幅度鉴别C.方波信号发生器、抑制干扰D.定时、消除干扰信号38、单稳态触发器中最重要的参数是()。A.上触发电平B.下触发电平C.回差D.暂稳宽度39、已知TTL门的UH=36V,UL=03V,UOFF=08V,UON=18V,则该门输入高电平的噪声容限为()V。A.1.8B.3.3D.0.540、用555定时器构成的单稳态电路如图12-3所示。已知电源电压V=10V,R=33k,C=0
9、1F,则输出电压的脉冲宽度为()mS。D.3.6341、有一个8位DA转换器,设它的满度输出电压为255V,当输入数字量为11101101时,输出电压为()V。A.12.5B.12.7C.23.7D.2542、AD转换器的转换过程分为()4个步骤。A.采样、保持、量化、编码B.采样、保持、加权、求和C.整形、滤波、采样、保持D.整形、滤波、加权、求和43、一个8位的单极性DA转换器,最小分辨电压U=01V,则其满度输出电压为()V。A.0.8B.8C.12.5D.25.544、将一个最大幅值为5V的模拟信号转换为数字信号,要使模拟信号每变化10mV,数字信号的最低位发生变化,应选用()位的AD转换器。B.7C.8D.945、RAM的基本结构包含地址译码器、存储矩阵和读写电路三大部分。一个RAM芯片有11个地址输入端,8个数据输出端,则该RAM芯片的容量是()位。A.88B.880C.2118D.281146、555定时器构成的施密特触发器其回差电压为()。A.VB.V2C.2V3D.V3