欢迎来到冰点文库! | 帮助中心 分享价值,成长自我!
冰点文库
全部分类
  • 临时分类>
  • IT计算机>
  • 经管营销>
  • 医药卫生>
  • 自然科学>
  • 农林牧渔>
  • 人文社科>
  • 工程科技>
  • PPT模板>
  • 求职职场>
  • 解决方案>
  • 总结汇报>
  • ImageVerifierCode 换一换
    首页 冰点文库 > 资源分类 > DOCX文档下载
    分享到微信 分享到微博 分享到QQ空间

    北邮电路综合实验报告串行口数据传输的仿真及硬件实现精编版.docx

    • 资源ID:2991506       资源大小:19.89KB        全文页数:11页
    • 资源格式: DOCX        下载积分:3金币
    快捷下载 游客一键下载
    账号登录下载
    微信登录下载
    三方登录下载: 微信开放平台登录 QQ登录
    二维码
    微信扫一扫登录
    下载资源需要3金币
    邮箱/手机:
    温馨提示:
    快捷下载时,用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)。
    如填写123,账号就是123,密码也是123。
    支付方式: 支付宝    微信支付   
    验证码:   换一换

    加入VIP,免费下载
     
    账号:
    密码:
    验证码:   换一换
      忘记密码?
        
    友情提示
    2、PDF文件下载后,可能会被浏览器默认打开,此种情况可以点击浏览器菜单,保存网页到桌面,就可以正常下载了。
    3、本站不支持迅雷下载,请使用电脑自带的IE浏览器,或者360浏览器、谷歌浏览器下载即可。
    4、本站资源下载后的文档和图纸-无水印,预览文档经过压缩,下载后原文更清晰。
    5、试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓。

    北邮电路综合实验报告串行口数据传输的仿真及硬件实现精编版.docx

    1、北邮电路综合实验报告串行口数据传输的仿真及硬件实现精编版北京邮电大学信息与通信工程学院电路综合实验报告串行口数据传输的仿真及硬件实现姓名:学号:班内序号: 班级: 指导老师:日期:2014年10月10日摘要: 本实验模拟了现代数字逻辑电路中的数据传输过程。使用连续的代表0、1的高低电平作为数字信号,将该数字信号从输出端发送到接收端,并分别用串行、并行两种方式进行锁存,检测。本实验模拟了序列信号的发生装置、串并转换装置、串行并行两种方式的检测装置、锁存输出和控制电路,实现了一个简单的串行口数据传输模型。在此试验中,通过对常见芯片的组合实现功能,将一串由0、1组成的数字信号进行传输、转换、检测,使

    2、之显示在数码管上成为可读信息。并且,还实现了对此电路显示的控制,使数码管在满足条件的情况下才点亮。在实验中,还使用了Quartus对设计的电路进行了仿真模拟。关键字:数据传输、串并转换、数据检测、QuartusII Abstract:This experiment simulated data transfer in modern digital logic circuit. Digital signal was transferred from the output terminal to the receiving end, which was consisted of continuou

    3、s high or low level represent 0 and 1 as digital signal, and latch, test it through serial or parallel mode. Our experiment simulated the producing equipment of sequence signal, the signal conversion module, testing module of serial and parallel mode, latch output and control circuit. It implements

    4、a simple serial port data communication model. In the experiment, we use the combination of simple chips to realize the function that transport, transfer and test a sequence of the digital signal consisting of 0 and 1, and display it on LED Segment Displays. In addition, we realize the control of di

    5、splay. The LED Segment Displays works only in specific conditions. We also conduct simulations on Quartus.Keywords:Data transmission, String conversion, Data detection, Quartus II一、实验目的4二、实验仪器4三、实验内容及设计任务4四、实验设计61.分频电路62.序列信号发生器63.串、并转换模块84.串行检测模块95.并行检测模块116.控制电路117.锁存显示模块128.总体电路图和仿真结果12五、实验的硬件实现及

    6、结果分析14六、遇到的问题及解决办法15七、心得体会16八、参考文献17 实验目的串行口数据传输是数字系统中常用的一种数据传输方式。本次课程设计要求学生综合数字逻辑电路和串行口通信的有关知识,用硬件独立设计完成一个简单的串行口数据传输系统,并用FPGA可编程逻辑器件进行仿真。 实验仪器1 双踪示波器 1台2 直流稳压电源 1台3 频率计 1台4 数字万用表 1台5 面包板 1台 实验内容及设计任务 实验内容实验要求学生独立去设计一个完成一个简单的串行口数据传输系统,系统框图如下:由图可见,系统分为发送端,接收端两部分。发送端主要是同步字符、结束字符、时钟电路和信息码发生器。接收端包括串/并转换

    7、电路、字符检测电路、控制电路、锁存接收和显示电路。要求学生将以上电路分别设计出来,然后互相连接和总体调测。 设计任务 设计时钟电路 设计信息码,其中包含同步字符 设计串并转换电路 设计同步字符检测电路 设计控制电路 设计锁存接收电路 设计显示电路 总体连接、联调 具体要求1)发送端信息码:111100010011010,由信息码形成电路实现。2)同步码:1111000。信息码的前7位为同步码,需要用同步 检测电路检测,在电路板加电后,首先显示同步码。3)同步码及其它各组串行码要求在数码管上逐个显示。4)要求在字符检测电路中,先用串行检测的方法设计实现,再用并行检测的方法设计实现。 实验设计1.

    8、分频电路 实验提供的晶振频率为1MHz,用数码管显示同步码和其它串行码时,应将频率降到小于2Hz/秒,我们使用的是74LS161计数器,每一片芯片可实现16分频,经计算可知需要5片74LS161。 5片74161逐级分频,前4片芯片实现16分频,最后一片实现8分频,得到的频率为1MHz(1648)1.9Hz。电路原理图如下:分频电路原理图2.序列信号发生器 本次实验需要产生的循环码“111100010011010”为15位,此序列产生的15种4位序列互不重复,因此可用4位D触发器产生此序列,反馈电路中的逻辑关系用一个数据选择器实现。 状态转移表如下:卡诺图如下:Q4Q3Q2Q1D1111011

    9、10011000100010001000100010011001100110011011101010101010111011101111Q4Q3Q2Q10001111000101010101110101100101 由卡诺图得D= Q4Q3,同时为了使电路自启动,应该为1,则D=电路原理图如下:序列信号发生器电路原理图 发生序列如下:序列信号发生器电路仿真波形图3.串、并转换模块 串并的转化可以通过移位寄存器来实现,因为需要7位并行输出,所以需要两块移位寄存器74LS194级联构成。电路原理图如下:4.串行检测模块 串行检测可只检测同步码的后四位1000,当有连续4位与1000符合时,则输出信

    10、号。状态转移图如下:对A、B、C、D分别编码为00、01、11、10,状态转移表如下:D=0D=1000001011101111000100000输出为:ZD=0D=10000010011001010卡诺图如下:由卡诺图可得:D2=Q2n+1=D1=Q1n+1=Z =电路原理图如下:5.并行检测模块并行数据需要检测15位数据,由两个74LS85比较器级联即可比较15位数据,电路图如下:并行检测模块电路原理图6.控制电路 控制电路的输入为串/并行检测电路的输出,控制电路的结果输出至锁存器,从而控制数码管的显示,可利用D触发器的特性实现此功能。串/并行检测电路的输出从D触发器的时钟输入,检测信号得

    11、到一个脉冲时D触发器被触发,开始输出时钟信号。电路原理图如下:控制电路原理图7.锁存显示模块锁存的功能可用一片74LS273芯片即可实现,电路图如下:锁存显示模块电路原理图8.总体电路图和仿真结果串行检测总图:并行检测总图:仿真波形: 实验的硬件实现及结果分析1.实验所用芯片清单芯片名称简介数量74LS161四位同步计数器574LS153双4-1线数据选择器174LS1944位双向移位寄存器374LS273输入端三或非门274LS175四D触发器174LS113输入端三与门274LS046反相器174LS85四位量值比较器274LS74双D触发器174LS2738D锁存器12.硬件实现图2.结

    12、果分析由结果波形可以看出,当发生序列到达同步码1111000时,检测电路检测到同步码,锁存器开始输出数据,从而使数码管开始显示。 遇到的问题与解决方法(一)电路设计在设计分频电路时,我们用到5片74LS161同步计数器,我们把分频的原理与计数原理混淆,把分频电路设计成了计数电路,虽然在软件上仿真结果是正确的,但实际在面包板上无法实现分频功能。好在及时向老师寻求帮助,找出了问题,让5片计数器芯片逐级分频,得到了正确的结果。(二)硬件搭建 1、在搭建电路的过程中,由于元件之间连线复杂,面包板接线点有限,导致导线没有地方插,而且出现很多交叉的情况。我们改变了芯片的布局,经过精心安排,使整个线路变得清

    13、晰美观,解决了这个问题。 2、我们对数码管的使用方法不是特别了解,为了检查数码管是否工作,直接将5V电源接在了数码管的管脚,导致数码管电流过大,损坏了数码管。在老师的帮助下,我们了解了正确的使用方法。3、连接了检测电路以后,我们接通了电源来检测电路的输出是否正确,但是数码管有异常。我们用万用表仔细检查,发现了锁存电路中有短路点。通过一级一级向上检查,检查到我们使用的74LS273芯片损坏。我们及时更换了新的芯片,解决了这个问题。4、在全部电路连接完成后,我们先接通了VCC和地线,然后打开了直流稳压电源。直流稳压电源启动瞬间产生了一个脉冲,导致我们的数码管第一个显示的图形不正确。后来我们先启动电

    14、源,然后再接进VCC,解决了这个问题。 心得体会 通过本次试验,我们复习了数字电路与逻辑设计课程的知识。实验中我们应用了序列信号发生器的设计、状态机的设计、分频器的设计,移存器、锁存器、触发器的功能与使用等知识。通过自己参与设计电路,巩固了理论知识,并且将所学的知识应用到了实际中。 在对电路进行仿真的过程中,我们不仅复习了Quartus的使用方法,还在过程中发现了软件模拟并不完全等于硬件实现的结果。软件仿真时成功了,但在后期由于各种芯片的时延并不相同,输出信号也是有差别的,还需要后期自行调整。 在硬件搭建的过程中,我们自己查询芯片的管脚图,对各种芯片有了初步的了解。通过设计电路的布局、布线,完

    15、成了电路的美化,提高了动手能力。在后期检查电路的过程中,我们发现了一些连接错误,这警示我们以后要细心。我们还掌握了利用双踪示波器检测电路输出是否正确方法,我们还使用数码管来显示输出信号的方法来检测电路各部分的输出是否正确,这种方法更加直观,而且便捷。我们也在调成信号第一个输出图形的过程中,了解了各种芯片的时延的相关知识,也初步尝试了对时延进行调整。这次试验是和同学一组共同完成,在共同设计电路、搭建电路的过程中,我们增强了协作能力,提高了我们的动手能力。同时也培养了我们独立思考以及解决问题的能力,也培养了我们的兴趣。 参考文献 数字电路与逻辑设计第2版北京邮电大学出版社2013年 现代数字电路与逻辑设计实验教程北京邮电大学出版社2011年 串行口数据传输的仿真及硬件实现刘文京2014年 74LS系列管脚图 附录1.完整的电路图串行检测电路图并行检测电路图2.硬件实现图


    注意事项

    本文(北邮电路综合实验报告串行口数据传输的仿真及硬件实现精编版.docx)为本站会员主动上传,冰点文库仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知冰点文库(点击联系客服),我们立即给予删除!

    温馨提示:如果因为网速或其他原因下载失败请重新下载,重复下载不扣分。




    关于我们 - 网站声明 - 网站地图 - 资源地图 - 友情链接 - 网站客服 - 联系我们

    copyright@ 2008-2023 冰点文库 网站版权所有

    经营许可证编号:鄂ICP备19020893号-2


    收起
    展开