欢迎来到冰点文库! | 帮助中心 分享价值,成长自我!
冰点文库
全部分类
  • 临时分类>
  • IT计算机>
  • 经管营销>
  • 医药卫生>
  • 自然科学>
  • 农林牧渔>
  • 人文社科>
  • 工程科技>
  • PPT模板>
  • 求职职场>
  • 解决方案>
  • 总结汇报>
  • ImageVerifierCode 换一换
    首页 冰点文库 > 资源分类 > DOCX文档下载
    分享到微信 分享到微博 分享到QQ空间

    数电课程设计报告数字电子钟.docx

    • 资源ID:16041502       资源大小:661.15KB        全文页数:17页
    • 资源格式: DOCX        下载积分:5金币
    快捷下载 游客一键下载
    账号登录下载
    微信登录下载
    三方登录下载: 微信开放平台登录 QQ登录
    二维码
    微信扫一扫登录
    下载资源需要5金币
    邮箱/手机:
    温馨提示:
    快捷下载时,用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)。
    如填写123,账号就是123,密码也是123。
    支付方式: 支付宝    微信支付   
    验证码:   换一换

    加入VIP,免费下载
     
    账号:
    密码:
    验证码:   换一换
      忘记密码?
        
    友情提示
    2、PDF文件下载后,可能会被浏览器默认打开,此种情况可以点击浏览器菜单,保存网页到桌面,就可以正常下载了。
    3、本站不支持迅雷下载,请使用电脑自带的IE浏览器,或者360浏览器、谷歌浏览器下载即可。
    4、本站资源下载后的文档和图纸-无水印,预览文档经过压缩,下载后原文更清晰。
    5、试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓。

    数电课程设计报告数字电子钟.docx

    1、数电课程设计报告数字电子钟数字电子技术课程设计数字电子钟指导教师:小组成员:摘要.3第一节系统概述.4第二节单元电路设计与分析.6第三节电路的总体设计与调试.11第四节 设计总结.13附录局部芯片功能参数表.14参考文献.17摘要数字钟是一个将“时,“分,“秒显示于人的视觉器官的计时装置。它的计时周期为24小时,显示满刻度为23时59分59秒。一个根本的数字钟电路主要由秒信号发生器、“时、分、秒、计数器、译码器及显示器组成。由于采用纯数字硬件设计制作,与传统的机械表相比,它具有走时准,显示直观,无机械传动装置等特点。本设计中的数字时钟采用数字电路实现对“时 、“分、“秒的显示和调整。通过采用各

    2、种集成数字芯片搭建电路来实现相应的功能。具体用到了555震荡器,74LS90及与非,异或等门集成芯片等。该电路具有计时的功能。在对整个模块进展分析和画出总体电路图后,对各模块进展仿真并记录仿真所观察到的结果。实验证明该设计电路根本上能够符合设计要求!关键词振荡器、计数器、译码显示器、Multisim第一节系统概述数字电子钟是由多块数字集成电路构成的,其中有振荡器,分频器,校时电路,计数器,译码器和显示器六局部组成。振荡器和分频器组成标准秒信号发生器,不同进制的计数器产生计数,译码器和显示器进展显示,通过校时电路实现对时,分的校准。1.1实验目的1).掌握组合逻辑电路、时序逻辑电路及数字逻辑电路

    3、系统的设计、安装、测试方法;2).进一步稳固所学的理论知识,提高运用所学知识分析和解决实际问题的能力;3).提高电路布局布线及检查和排除故障的能力;4).培养书写综合实验报告的能力。1.2 主要内容熟悉Multisim10.0仿真软件的应用;设计一个具有显示、校时、整点报时和定时功能的数字时钟,.能独立完成整个系统的设计;用Multisim10.0仿真实现数字时钟的功能。1.3 系统设计思路与总体方案数字时钟根本原理的逻辑框图如下所示:由上图可以看出,振荡器产生的信号经过分频器作为产生秒脉冲,秒脉冲送入计数器,计数结果经过“时、“分、“秒,译码器,显示器显示时间。其中振荡器和分频器组成标准秒脉

    4、冲信号发生器,由不同进制的计数器,译码器和显示电路组成计时系统。秒信号送入计数器进展计数,把累计的结果以“时,“分、“秒的数字显示出来。“时显示由二十四进制计数器,译码器,显示器构成;“分、“秒显示分别由六十进制的计数器,译码器,显示器构成;校时电路实现对时,分的校准。第二节单元电路设计与分析由图1的系统图知其由振荡器、分频器、计数器、译码器、校正电路组成。2.1振荡器秒发生电路-振荡器是计时器的核心,振荡器的稳定度和频率的准确度决定了计时器的准确度。一般来说,振荡器的频率越高,计时精度就越高,但耗电量将越大。所以,在设计电路时要根据需要而设计出最正确电路。在本设计中,采用的是精度不高的,由集

    5、成电路555与RC组成的多谐振荡器。其具体电路如下列图2所示;接通电源后,电容C1被充电,vC上升,当vC上升到大于2/3VCC时,触发器被复位,放电管T导通,此时v0为低电平,电容C1通过R2和T放电,使vC下降。当vC下降到小于1/3VCC时,触发器被置位,v0翻转为高电平。电容器C1放电完毕,所需的时间为:当C1放电完毕时,T截止,VCC将通过R1、R2向电容器C1充电,vC由1/3VCC上升到2/3VCC所需的时为:当vC上升到2/3VCC时,触发器又被复位发生翻转,如此周而复始,在输出端就得到一个周期性的方波,其频率为 。 本设计中,由电路图和f的公式可以算出,微调R3=60k左右,

    6、其输出的频率为f=1000Hz. 2 .2 分频器分频器的功能主要有两个:一个是产生标准秒脉冲信号;二是提供功能扩展电路所需要的信号,如仿电台报时用的1000Hz的高音频信号和500Hz的低音频信号等。本设计中,由于振荡器产生的信号频率太高,要得到标准的秒信号,就需要对所得的信号进展分频。这里所采用的分频电路是由3个总规模计数器74LS90来构成的3级1/10分频。其电路图如下列图4所示:图4从图4可以看出,由振荡器的1000Hz高频信号从U1的14端输入,经过3片74LS90的三级1/10分频,就能从U3的11端输出得到标准的秒脉冲信号。相应的如果输入的是100KHz时,就需要5片进展5级分

    7、频,电路图画法和上图4一样,同理依次类推。2.3计数器由图1的方框图可以清楚的看到,显示“时、“分、“秒需要6片中规模计数器;其中“秒、“分各为60进制计数,“时为24进制计数。在本设计中均用74LS90来实现: 六十进制计数器“秒计数器电路与“分计数器电路都是六十进制,它由一级十进制计数器和一级六进制计数器连接构成,如图5所示,是采用两片中规模集成电路74LS90串接起来构成的“秒,“分计数器。图5由图5可知,U1是十进制计数器,U1的QD作为十进制的进位信号,74LS90N计数器是十进制异步计数器,用反应清零法来实现十进制计数,U2和与非门组成六进制计数。74LS90N是在CP信号的下降沿

    8、触发下进展计数,U2的QA和QC相与0101的下降沿,作为“分时计数器的输入信号。U2的输出0110高电平1分别送到计数器的R01、R02端清零,74LS90N内部的R01、R02与非后清零而使计数器归零,完成六进制计数。由此可见,U1和U2串接实现了六十进制计数。 二十进制计数器“时计数为24进制的,在本设计中24进制的计数电路也是由两个74LS90组成的二十四进制计数电路,如图6所示。图6 由图6看出,当“时个位U6计数器输入端A14脚来到第10触发信号时,U6计数器清零,进位端QD向U4“时十位计数器输入进位信号,当第24个“时来自“分计数器输出的进位信号脉冲到达时U4计数器的状态位“0

    9、100,U6计数器的状态为“0010,此时“时个位计数器的QC,和“时十位计数器的QB输出都为“1,相与后为“1。把它们分别送入U4和U6计数器的清零端R01和R02,通过74LS90N内部的与非后清零,计数器复零,从而完成二十四进制计数。2.4较时电路当刚接通电源或计时出现误时,都需要对时间进展校正。校正电路如下列图7所示:图7第三节 电路的总体设计与调试由第二节介绍的电路各个局部的子电路构成的各个局部的功能,再由第一节的数字时钟的系统原理框图,可以清楚的知道了总体的电路情况。下面图8就时本设计的总体电路:由图8可以看出和清楚的整个数字时钟的总体工作原理和整个工作过程:由555和RC构成的振

    10、荡器产生的1000Hz的高频信号经过由3片74LS90构成的1/1000分频的分频器后得到标准的秒脉冲信号,进入60进制的“秒计时,“秒的分位进入60进制的“分计时,最后,由分的“时进位进入24进制的“时计时。在电路中,还有由门电路和开关构成的校时电路对电路的“时,“分进展校时,得到正确的时间。图2-图7各个局部功能的电路和图8的总体数字时钟的电路均在电子电路计算机仿真软件Multisim中进展调试和仿真二得到的。图8第四节 设计总结通过本次设计,使我对已学过的电路、数电、模电等电子技术的知识有了更深一步的了解,锻炼和培养了自己利用已学知识来分析和解决实际问题的能力。对自己以后的学习和工作有很

    11、大的帮助。刚开场做这个设计的时候感觉自己什么都不知道怎么下手,脑子里比拟急躁和零乱。但通过一段时间的努力,通过重温数电,模电等电子技术的书籍,还有通过查看相关的设计技术以及一些参考文献,再加之在教师的指导和周围同学的帮助下,使我对自己的本设计有了熟练的掌握。在整个的设计过程中我充满了激情和用心。记得在电子电工实习的时候,也是用满腔的热情来完成各项实习任务,并在每项实习工程中都到达了优秀的成绩。 所以,我相信自己的实际动手能力,并一向的加强自己在这方面的努力。在这次的电子技术设计中亦是如此,用自己的双手和满腔的热情来完成各个环节,不断的在图书管查看相关资料和期刊文献,特别在Internt上也收收

    12、获了很多新鲜的东西。这次设计更让我熟悉了一些常用集成逻辑电路和其相应芯片的使用。虽然,在本设计中所用的方案不是最好的,但我想其中的原理是最根本的;虽然其中可能出现的误差会计较大些,但是是最经济的和实用的,我想在下去的一段时间里,我会将其的实物在一个PLC板实现出来,当然也有可能做成一个成型的数字时钟哦.最后,我要衷心的感谢教师给了我一次实践的时机,让我更加深刻地了解和认识到了自己的优点和缺乏,通过这个课程设计我发现了我好多知识都不熟悉甚至有的东西我根本就不知道,这让我感到了要学习的东西还有很多很多。因此使我更坚决了在以后的学习中要扎实好根底,阔广知识面。附录 局部芯片功能参数表74LS90的引

    13、脚图如下列图10所示 图10 74LS90的功能表 74LS48的引脚图如下列图11所示:74LS48的功能表:555定时器又称时基电路是一个模拟与数字混合型的集成电路。555定时器是一种应用极为广泛的中规模集成电路。该电路使用灵活、方便,只需外接少量的阻容元件就可以构成单稳、多谐和施密特触发器。因而广泛用于信号的产生、变换、控制与检测。目前生产的定时器有双极型和CMOS两种类型,其型号分别有NE555(或5G555)和C7555等多种。它们的构造及工作原理根本一样。通常,双极型定时器具有较大的驱动能力,而CMOS定时器具有低功耗、输入阻抗高等优点。555定时器工作的电源电压很宽,并可承受较大

    14、的负载电流。双极型定时器电源电压范围为516V,最大负载电流可达200mA;CMOS定时器电源电压范围为318V,最大负载电流在4mA以下。555的引脚图如下列图12:图12555的内部电路和功能:上图是555定时器内部组成框图。它主要由两个高精度电压比拟器A1、A2,一个RS触发器,一个放电三极管和三个5K电阻的分压器而构成。它的各个引脚功能如下:1脚:外接电源负端VSS或接地,一般情况下接地。8脚:外接电源VCC,双极型时基电路VCC的范围是4.5 16V,CMOS型时基电路VCC的范围为3 18V。一般用5V。3脚:输出端Vo2脚:低触发端6脚:TH高触发端4脚:是直接清零端。当端接低电

    15、平,那么时基电路不工作,此时不管、TH处于何电平,时基电路输出为“0,该端不用时应接高电平。5脚:VC为控制电压端。假设此端外接电压,那么可改变内部两个比拟器的基准电压,当该端不用时,应将该端串入一只0.01F电容接地,以防引入干扰。7脚:放电端。该端与放电管集电极相连,用做定时器时电容的放电。在1脚接地,5脚未外接电压,两个比拟器A1、A2基准电压分别为的情况下,其功能如下表:清零端高触发端TH低触发端Qn+1放电管T功能00导通直接清零10导通置011截止置11Qn不变保持 555定时器的功能表参考文献(1)唐治德 数字电子技术根底 :科学 2021 2阎石数字电子技术根底第四版.:高等教育,2005.(3)黄智伟.电子电路计算机仿真设计与分析.:电子工业,2006.5毛期俭等;数字电路与逻辑设计实验及应用.;人民邮电;2005 .


    注意事项

    本文(数电课程设计报告数字电子钟.docx)为本站会员主动上传,冰点文库仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知冰点文库(点击联系客服),我们立即给予删除!

    温馨提示:如果因为网速或其他原因下载失败请重新下载,重复下载不扣分。




    关于我们 - 网站声明 - 网站地图 - 资源地图 - 友情链接 - 网站客服 - 联系我们

    copyright@ 2008-2023 冰点文库 网站版权所有

    经营许可证编号:鄂ICP备19020893号-2


    收起
    展开