欢迎来到冰点文库! | 帮助中心 分享价值,成长自我!
冰点文库
全部分类
  • 临时分类>
  • IT计算机>
  • 经管营销>
  • 医药卫生>
  • 自然科学>
  • 农林牧渔>
  • 人文社科>
  • 工程科技>
  • PPT模板>
  • 求职职场>
  • 解决方案>
  • 总结汇报>
  • ImageVerifierCode 换一换
    首页 冰点文库 > 资源分类 > PPTX文档下载
    分享到微信 分享到微博 分享到QQ空间

    诸暨市智慧档案馆数据中心和机房建.pptx

    • 资源ID:15598567       资源大小:507.61KB        全文页数:78页
    • 资源格式: PPTX        下载积分:3金币
    快捷下载 游客一键下载
    账号登录下载
    微信登录下载
    三方登录下载: 微信开放平台登录 QQ登录
    二维码
    微信扫一扫登录
    下载资源需要3金币
    邮箱/手机:
    温馨提示:
    快捷下载时,用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)。
    如填写123,账号就是123,密码也是123。
    支付方式: 支付宝    微信支付   
    验证码:   换一换

    加入VIP,免费下载
     
    账号:
    密码:
    验证码:   换一换
      忘记密码?
        
    友情提示
    2、PDF文件下载后,可能会被浏览器默认打开,此种情况可以点击浏览器菜单,保存网页到桌面,就可以正常下载了。
    3、本站不支持迅雷下载,请使用电脑自带的IE浏览器,或者360浏览器、谷歌浏览器下载即可。
    4、本站资源下载后的文档和图纸-无水印,预览文档经过压缩,下载后原文更清晰。
    5、试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓。

    诸暨市智慧档案馆数据中心和机房建.pptx

    1、第3章 微处理器,1,主要内容,微处理器的一般结构;8086微处理器的组成、引脚功能;8086的内部寄存器和标志位;8086的存储器组织;实模式和保护模式的存储器寻址;80X86系列微处理器的结构特点。,2,3.1 微处理器的一般结构,运算器 算术逻辑运算,由加法器和(ALU)一些辅助逻辑电路组成 指令流控制控制器 时序控制,产生节拍定时信号 指令译码和操作控制寄存器组 存放临时数据、运算的中 间结果、运算特征、操作数地址,性能:8位16位 32位(主流)64位(趋势),主要部件,3,3.2 8086微处理器,主要内容:8086外部引线及功能;8086的内部结构和特点;8086的工作时序。,4

    2、,8086的硬件特性,16位微处理器,CMOS型,40引脚DIP封装16位数据总线,20位地址总线功耗:5V,360mA(低功耗型80C86仅需10mA)输入特性:输入电流0.01mA逻辑0:0.8V逻辑1:2.0V输出特性:逻辑0:0.45V,最大2.0mA逻辑1:2.4V,最大-0.4mA输出引脚负载能力:74HC、74ALS、74AS、74F负载10个74LS负载5个74、74S负载1个,5,一、指令流水线,取指令,指令译码,取操作数,执行指令,存放结果,CPU执行一条指令的过程类似于工厂生产流水线,被分 解为多个小的步骤,称为指令流水线。,原料,调度分配,生产线,成品,仓库,出厂,数据

    3、和程序指令,控制器的调度分配,ALU等 功能部件,处理后的数据,存储器,输出,6,指令流水线,指令流水线有两种运作方式:串行方式:取指令和执行指令在不同的时刻按顺序执行。并行方式:取指令和执行指令可同时执行,需要有能并行工作的硬件的支持。,7,串行工作方式,8086以前的CPU采用串行工作方式,取指令1,执行1,取指令2,执行2,CPU,BUS,忙 碌,忙 碌,取指令3,执行3,忙 碌,空闲,空闲,空闲,t1,t0,t2,t3,t4,t5,6个周期执行了3条指令,8,并行工作方式,8086CPU采用并行工作方式,取指令1,取指令2,取指令3,取指令4,执行1,执行2,执行3,BUS,执行4,C

    4、PU,t1,t0,t2,t3,t4,t5,取指令5,执行5,6个周期执行了5条指令,9,并行操作的前提,取指令部件和指令执行部件要能够并行工作;各部件执行时间基本相同,否则需再细分;取指令部件取出的指令要能暂存在CPU内部某个地方;指令执行部件在需要时总能立即获得暂存的指令;需要解决转移指令问题。,10,*超级流水线和超标量结构,超级流水线指令的执行步骤分得更细,流水线长度更长 例如,PIII为14个阶段,P4为20个阶段有利于提高主频转移分支时的效率?解决:分支预测、推测执行超标量结构对流水线中的关键“岗位”设置多个相同的执行单元多个工人完成一道工序P4:倍频ALU2,FPU2(其中一个为并

    5、行FPU)Athlon XP:ALU6,并行FPU3组,11,8086 CPU的特点,采用并行流水线工作方式:通过设置指令预取队列(IPQ)实现对内存空间实行分段管理:将内存分段并设置地址段寄存器,以实现对1MB空间的寻址。支持多处理器系统:8087 FPU,执行部件,取指部件,12,8086 CPU的两种工作模式,8086可工作于两种模式下,即:最小模式和最大模式。最小模式不支持8087。存储器和I/O控制信号全部由CPU产生。最大模式支持8087。CPU的部分信号线被用作8087的控制,因此需要由8288总线控制器来产生这些控制信号。,注:80286以后的CPU不再区分这两种工作模式。,1

    6、3,最小模式下的连接示意图,8086CPU,控制总线,数据总线,地址总线,地址锁存器,数据总线缓冲器,ALE,时钟发生 器,8284A,地址/数据,8286,8282,Vcc,MN/MX,DEN,DT/R,14,最大模式下的连接示意图,8088CPU,数据总线,地址总线,地址锁存器,数据总线缓冲器,时钟发生 器,总 线控制器,控制总线,8284A,8288,ALE,CLK,MN/MX,8282,8286,GND,15,8288总线控制器,最大模式下,8288总线控制器产生某些CPU不再提供的控制信号。8288产生的信号包括:独立的I/O控制命令:IORC、IOWC独立的存储器控制命令:MRDC

    7、、MWTC中断响应信号和总线控制信号以上三组信号取代了最小模式的:ALE、WR、IO/M、DT/R、DEN、INTA,16,8288总线控制器逻辑框图,控制逻辑,命令信号产生器,控制信号产生器,状态译码器,S0S1S2,CLKAENCENIOB,DT/RDENMCE/PDENALE,MCE/PDEN:PIC主控级连/IO设备数据输出控制信号 IOB=0时,PIC主控级连;否则,用于允许I/O总线收发器,MRDC(MEMR)MWTC(MEMW)AMWCIORC(IOR)IOWC(IOW)AIOWCINTA(INTA),17,二、8086CPU的引线及功能,引脚定义的方法可大致分为:每个引脚只传送

    8、一种信息(如RD)电平的高低代表不同的含义(如M/IO)在不同模式下有不同的名称和定义(如WR/LOCK)分时复用引脚(如AD15AD0)引脚的输入、输出分别传送不同的信息(如RQ/GT0),18,最小模式下的主要引线,MN/MX 工作模式控制=0(接地):工作于最大模式;=1(接Vcc):工作于最小模式。,19,最小模式下的主要引线,地址总线、数据总线:AD15AD0:三态地址/数据复用引脚。ALE=1时作为地址线A16A0,ALE=0时作为数据线D16D0。传送地址时为输出,传送数据时为双向。A19-A16/S6-S3:输出,三态地址/状态复用引脚。ALE=1时作为地址线A19A16,AL

    9、E=0时作为控制信号。,20,最小模式下的主要引线,控制信号:WR:输出,三态写选通信号,表示CPU正在写数据到MEM或I/O设备。RD:输出,三态读信号,表示CPU正在从总线上读来自于MEM或I/O设备的数据。M/IO:输出,三态区分是读写存储器还是读写I/O端口(即地址总线上的地址是存储器地址还是I/O端口地址)。,21,最小模式下的主要引线,DEN:输出,三态数据总线允许信号。用来打开外部数据总线缓冲器。DT/R:输出,三态表明CPU正在传送还是接收数据,用来作为外部数据总线缓冲器的方向控制;ALE:输出地址锁存允许信号,表示地址/数据总线上传输的是地址信号。,以上三个信号的用法见下页图

    10、,22,数据/地址分离电路(最小模式),8282或373,8086,BHE/S7,A19-A16/S6-S3,AD15-AD0,OE,8286或245,OE,DIR,D15-D0,DT/R,ALE,STB,A19-A0,BHE,地址总线,数据总线,DEN,CPU总线,系统总线,23,最小模式下的主要引线,RESET:输入 复位信号,保持4个以上时钟周期的高电平时将引起CPU进入复位过程(IF清0,并从存储单元FFFF0H开始执行指令);BHE/S7:输出高8位数据总线允许。在读/写操作期间允许高8位数据总线D16D8有效(即读/写数据的高8位)。READY:输入准备就绪。用于与存储器或I/O接

    11、口的同步。=0时CPU进入等待状态(插入1个或多个等待周期)。,24,READY引脚的作用,总线周期,T2,T1,T3,Twait,T4,标准总线周期,增加了等待状态的总线周期,若在T3周期上升沿检测到READY=0,将插入等待周期,插入的个数取决于READY何时变为1。,采样,25,中断请求和响应信号,INTR:输入可屏蔽中断请求输入端,CPU要检查IF状态NMI:输入非屏蔽中断请求输入端,CPU不检查IF状态INTA:输出中断响应信号,表示CPU已进入中断响应周期。此信号常用来选通中断向量号。,26,总线保持信号,HOLD:输入总线保持请求。用来直接存储器存取(DMA)。当CPU以外的其他

    12、设备要求占用总线以便访问存储器时,通过此引脚向CPU发出请求。HOLD=1时,CPU停止执行指令,并将地址/数据总线和控制总线中的所有三态控制线置为高阻状态。HLDA:输出总线保持响应。CPU对HOLD信号的响应信号。指示CPU已进入保持状态。,27,其他信号,TEST:输入测试信号。执行WAIT指令时将测试此引脚的状态。=0时,WAIT指令相当于空操作(NOP)。=1时,WAIT指令将重复测试直到它变为0。通常此引脚与8087算术协处理器相连。CLK:输入时钟引脚。为CPU提供基本的定时信号。占空比必须为33(高1/3,低2/3)。,28,三、8086CPU的内部结构,8086内部由两部分组

    13、成:执行单元(EU)总线接口单元(BIU),结 构,29,执行单元,功能:执行指令,具体操作如下 从IPQ中取指令代码 译码 完成指定的操作 结果保存到目的操作数 运算特征保存在标志寄存器FLAGS(仅对影响标志的指令),30,总线接口单元,功能:从内存中取指令到指令预取队列IPQ;负责与内存或I/O接口之间的数据传送;在执行转移指令时,BIU将清除IPQ,然后从转移的目的地址处开始取指令并重新填充IPQ。,31,8086结构特点小结,有EU和BIU两个独立的、同时运行的部件二者通过IPQ构成一个两工位流水线指令被EU和BIU按流水线方式处理:提高了CPU的运行速度;提高了CPU的执行效率;降

    14、低了对存储器存取速度的要求。,32,四、8086的工作时序,工作时序分为很多小的时间片:时钟周期 一个时钟脉冲所持续的时间。时钟周期越短,CPU执行速度越快。总线周期 通过总线对存储器或I/O接口进行一次访问所需要的时间。一般包括4个时钟周期。在5MHz的工作频率时,一个标准总线周期为0.8s。,33,总线周期中各时钟周期的操作,T1周期CPU向存储器或I/O发送地址CPU向地址/数据分离器(地址锁存器)发送ALE信号T2周期给存储器或I/O发送写入的数据测试READY引脚状态,以决定是否插入等待周期发出RD或WR信号T3周期等待存储器或I/O存取数据完成使数据在CPU与存储器或I/O之间传输

    15、T4周期写入数据,读/写总线周期的信号波形见下页图。,34,数据写入存储器时的总线操作写总线周期,由ALE信号将地址锁存到地址锁存器,DEN=0并且DT/R=1时打开总线缓冲器,将其放到系统数据总线上,此信号与M/IO信号共同构成存储器写控制信号,将数据写入存储器,35,数据从存储器读出的总线操作读总线周期,DEN=0并且DT/R=0时打开总线缓冲器,将其放到CPU总线上,供CPU读入,较完整的读总线周期,此信号与M/IO信号共同构成存储器读控制信号,由ALE信号将地址锁存到地址锁存器,36,3.3 8086内部寄存器组,8086寄存器组又称为8086的程序设计模型它是程序设计中惟一可见的CP

    16、U部件它是系统程序设计员的操作对象含14个16位寄存器,按功能可分为三类:通用寄存器,8个 段寄存器,4个 控制寄存器,2个,37,8086寄存器概貌,SP,IP,FLAGS,AH,AL,BH,BL,CH,CL,DH,DL,AXBXCXDX,BP,SI,DI,CS,DS,ES,SS,通用寄存器,控制寄存器,段寄存器,16位,16位,38,一、通用寄存器,数据寄存器(AX,BX,CX,DX)地址指针寄存器(SP,BP)变址寄存器(SI,DI),39,数据寄存器,用途:存放临时数据和存放运算操作数。(例)每个均为16位,但又可分为2个8位寄存器,即:AX AH,ALBX BH,BLCX CH,CL

    17、DX DH,DL,例如:若(AX)1234H,则(AH)12H,(AL)34H,40,数据寄存器特有的习惯用法,AX:累加器所有I/O指令都通过AX(AL)与接口传送信息;中间运算结果也多放于AX(AL)中;乘除法指令的一个操作数必须在AX(AL)中。BX:基址寄存器在间接寻址中用于存放操作数的基地址。CX:计数寄存器用于在循环指令或串操作指令中存放计数值。DX:数据寄存器在间接寻址的I/O指令中存放I/O端口地址;在32位乘除法运算时,存放高16位数。,41,地址指针寄存器,SP:堆栈指针寄存器其内容为堆栈栈顶的偏移地址;任何堆栈操作后,SP都会自动增/减量。BP:基址指针寄存器在间接寻址中

    18、用于存放操作数的基地址;常用于访问存放在堆栈中的数据。,42,BX与BP在应用上的区别,作为通用寄存器,二者均可用于存放数据;作为基址寄存器,默认情况下:用BX作为指针所访问的数据在数据段(DS段);用BP作为指针所访问的数据在堆栈段(SS段)。,注:间接寻址时 仅BX、BP、SI、DI可用于存储器寻址;仅DX可用于I/O寻址。,43,变址寄存器,SI:源变址寄存器,用于访问源操作数DI:目标变址寄存器,用于访问目的操作数常用于操作数的间接寻址或变址寻址。在串操作指令中,SI存放源操作数的偏移地址,而DI存放目标操作数的偏移地址。,44,二、段寄存器,用于存放逻辑段的段基地址(简称段地址)CS

    19、:代码段寄存器。代码段存放指令代码DS:数据段寄存器 ES:附加段寄存器SS:堆栈段寄存器:指示堆栈区域的位置,这两个段存放操作数,堆栈段,SS,数据段,DS/ES,代码段,CS,45,三、控制寄存器,IP:指令指针寄存器其内容为下一条要执行的指令的偏移地址。FLAGS:标志寄存器存放指令执行结果的特征:有些指令(如算术指令)要改变FLAGS的内容(影响FLAGS);有些指令对FLAGS无影响。6个状态标志位(CF,SF,AF,PF,OF,ZF)3个控制标志位(IF,TF,DF),P71例,O,D,I,T,S,Z,A,P,C,15,0,2,4,6,7,8,9,10,11,FLAGS,46,3.

    20、4 8086的存储器组织,8086可访问1MB的存储空间(为什么?)哪个寄存器能够放得下20位的地址?用分段的方法解决。段是存储器中的一块区域段起始于存储器内16字节整倍数的边界处。段首地址的最低4位一定为0用段和偏移的组合访问存储单元每个段最大为64KB,最小为16B(为什么?)所有存储单元的地址都由段地址加偏移地址组成段地址被装入段寄存器中以供寻址使用偏移地址用于在64KB存储器段内选择任一单元,47,段和偏移,设段起始地址=60000H段地址偏移地址0FFFFH,6A000H,12H,60000H,6 0 0 0,段寄存器,偏移地址A000H,48,物理地址和逻辑地址,物理地址:存储单元

    21、的硬件地址物理地址=段地址16(或段地址左移4位)+偏移地址逻辑地址:段和偏移形式的地址逻辑地址用于汇编语言程序设计以下地址都是逻辑地址的例子:2500H:0100H段地址A000H偏移地址0001H,49,例1:,已知CS=1055H,DS=250AH ES=2EF0H,SS=8FF0H 数据段中某操作数偏移地址=0204H各段首地址=?画出各段在内存中的分布该操作数的物理地址=?这个例子说明:段与段可以不连续段之间可以重叠,10550H,250A0H,2EF00H,8FF00H,DS段,ES段,SS段,CS段,50,默认段和偏移寄存器,8086规定了访问存储器段的规则:此规则定义了段地址寄

    22、存器和偏移地址寄存器的组合方式,其默认规则如下表:,51,例2:,设当前执行的程序中某条指令的物理地址为5A1F6H,则程序所在的段的段地址=?当前CS的内容为多少?解:(有多个解,求出任意一个即可)5A1F6H=5A10H10H+00F6H 所以,段地址=5A10H,CS的内容为5A10H 想一想,还有哪些解?,思考题:设当前数据段位于存储器的A8000H到B7FFFH的地址空间,问DS的内容应是什么才能访问该数据段的所有存储单元?,52,堆栈及堆栈段的使用,堆栈:内存中一个特殊区域,用于存放需要保护的数据。堆栈按后进先出方式工作堆栈通过SS(段地址)和SP(偏移地址)来访问堆栈指针堆栈的数

    23、据压入方向是从高地址到低地址,弹出方向则相反(堆栈指针的变化举例)常用于响应中断子程序调用参数传递,53,例3:,若已知(SS)=1000H(SP)=2000H则堆栈段的段起始地址=?栈顶地址=?若该段最后一个单元地址为10100H则栈底单元的偏移地址=?,段起始,栈底,栈顶,堆栈段,54,3.5 80X86微处理器,了解:80X86存储器寻址方式80386CPU的特点及存储管理*Pentium 微处理器,55,一、80X86的存储器寻址方式,实地址模式用段地址和偏移地址的组合寻址内存的第一个1MB空间段地址在段寄存器(CS、DS、ES、SS)中保护虚地址模式80286、80386、80486

    24、、PentiumPentium4 寻址空间(每个段的大小):80286:224(8MB)80386以上:232(4GB)虚拟地址空间64TB(8K+8K个描述符)段地址在内存的描述符中,描述符由段寄存器的内容来选择(为什么这样做?),56,保护模式的存储器寻址,1MB,实模式存储器,扩展存储器,由段寄存器提供段信息,由描述符提供段信息,FFFFFH,00000H,100000H,两种方式中的偏移地址的用法相同,57,保护虚地址模式,描述符(Descriptor)用于描述存储器段的位置、大小、访问权限所有的描述符统一放在内存中的描述符表中全局描述符表GDT(系统中只有一个)中断描述符表IDT(系

    25、统中只有一个)包含了指向256个中断处理程序入口地址的描述符局部描述符表LDT(每个任务一个)GDT和IDT的基地址由GDTR和IDTR给出LDT的基地址由LDTR(16位选择子)间接给出选择子(Selector,选择符)指定描述符在描述符表中的位置(偏移量),58,如何访问描述符,段寄存器内容,(选择子),全局描述符表局部描述符表,描述符表,GDTR,15 0,GDT,描述符,线性地址空间,偏移,当前访问的段,存储器,59,描述符的格式(80386以上),访问权限,段界限(L19-L16),G(粒度)G=1,界限要乘以4KB,即段的大小为4KB4GB;G=0,段的大小为01MB。D(16/3

    26、2)D=1,寄存器和偏移地址均为32位;D=0时均为16位。AV(段有效)AV=1,段有效;AV=0,段无效。访问权限:在保护方式下控制存储的访问。如:能否读写、优先 级别、段如何扩展等。,15 8 7 6 5 4 3 0,段基址(B31B24),D,G,0,AV,0,2,4,6,1,3,5,7,段基址(B23B16),段基址(B15B0),段界限(L15L0),60,例:,0008H,DS,描述符表,FF,00,00,00,10,00,00,92,段界限,段基地址,00100000H,001000FFH,数据段,描述符,存储器,粒度=0,GDTR,00000000H,FFFFFFFFH,61

    27、,选择子的格式,选择子:加载到段寄存器中的内容,选择子(Selector):13位,TI,RPL,15 3 2 1 0,从8192个全局描述符或8192个局部描述符中选择一个描述符,=0 使用GDTR作为描述符表的段基址,即访问GDT=1 使用LDTR作为描述符表的段基址,即访问LDT,请求者优先级别00 最高,11最低,62,访问局部描述符表LDT,将选择子装入LDTR(用LLDT指令):(以下操作由CPU自动完成)根据LDTR中的选择子到GDT中选择一个LDT的描述符(即LDT的描述符在GDT中):这个描述符给出了LDT的基地址和段界限;它被自动复制到LDTR的高速缓冲区中。可以看出,LD

    28、TR是GDT中的某个LDT描述符的偏移地址,见下页图示。以后就可以用LDTR高速缓冲区中的基地址来访问局部描述符表了。,63,访问局部描述符表LDT,选择子,GDTR,15 0,GDT,LDT描述符,LDTR,基地址,界限,权限,LLDT,偏移量,15 0,LDT,段寄存器,偏移量,64,二、80386CPU,主要特性:全32位结构(ALU、BUS、Reg),可处理8/16/32位数据物理寻址空间232字节(4GB)外部数据总线传输率为33MB/s片内集成MMU,支持段式或页式虚拟存储管理和特权保护虚存空间64TB,1MB或4GB/段,16384段/任务4级特权层:一般OS为0、1、2级,用户

    29、程序为3级实地址方式、虚拟8086方式和保护方式硬件支持多任务,一条指令可完成任务转换,转换时间17us更先进的流水线结构:16字节指令队列时钟速度:1633MHz,65,1.内部结构,分三个部分:总线接口单元(BIU)与存储器和接口间的数据传送中央处理单元(CPU)指令预取部件、指令译码部件、执行部件指令译码和执行存储器管理单元(MMU)段管理部件、页管理部件地址转换、虚存管理,内部结构,66,2.主要引线功能,D0D31:双向,32位数据总线;A2A31:输出,30位地址总线;BE0BE3:字节选通输出,与30位地址线结合可 相当于32位地址;W/R:输出,写/读控制信号;D/C:输出,数

    30、据传送周期/控制周期;BS16:输入,有效则总线宽度为16位;ADS:输出,地址信号有效;NA:输入,下一地址请求信号;其他信号与8086基本一致,67,3.内部寄存器组,共34个内部寄存器,8个通用寄存器(32/16/8位)6个段寄存器(16位)指令指针(32/16位)标志寄存器(32/16位)4个系统地址寄存器(32+20位/16位)控制寄存器调试和测试寄存器,68,通用寄存器组(32/16/8位),EAXEBXECXEDXESIEDIEBPESP,低16位可分为两个8位寄存器,低16位可作为独立的寄存器,注:32位寻址时,这8个32位寄存器全部可用于提供偏移地址。,69,段寄存器(16位

    31、),CSDSESSSFSGS,每个16位段寄存器对应一个64位的高速缓冲段描述符一旦选择子装入段寄存器,相应的段描述符立刻被自动装入高速缓冲段描述符中,新增的2个段寄存器,70,指令指针及标志寄存器(32位),指令指针EIP标志寄存器EFLAGS(增加了4个标志位)IOPL指定I/0操作处于哪个特权级;NT当前任务是否嵌套于另一任务;RF调试结束,下一条指令后恢复程序的执行;VM是否工作于虚拟8086方式,EFLAGS,71,系统地址段寄存器(程序不可见),GDTR 48位全局描述符表寄存器指示全局描述符表的基地址(32位)和表的界限(16位)IDTR 48位中断描述符表寄存器指示中断描述符表

    32、的基地址(32位)和表的界限(16位)TR 16位任务状态寄存器LDTR 16位局部描述符表寄存器以上这些寄存器不直接被程序访问。,72,程序不可见的寄存器,CS,DS,ES,SS,FS,GS,基地址,界限,权限,TR,LDTR,基地址,界限,GDTR,IDTR,基地址,界限,权限,程序不可见区域,描述符(寄存器)高速缓冲区,73,4.80386的工作模式小结,实模式只允许CPU访问第一个1MB存储器空间实模式存储器/常规内存每次加电/复位后默认的工作方式存储单元的地址都由“段偏移”组成保护模式允许CPU访问所有存储器空间段地址由描述符提供,描述符由选择子在描述符表中选择分页机制虚拟8086模

    33、式在保护模式下模拟多个8086工作环境,地址转换,74,三、Pentium 4 CPU简介,物理特性(三个版本)2000.8 Willamette0.18u铝工艺1.4GHz 2.0GHzSocket 423/3400万晶体管,Socket 478/4200万晶体管FSB 400/533MHz12KOps+8KB L1+256KB L22001.2 Northwood0.13u铝/铜工艺1.6GHz 3.06GHzSocket 478,5500万晶体管FSB 533/800MHz12KOps+8KB L1+512KB L2+2MB L3(XE版本)2004.2 Prescott0.09u铜工艺2.8GHz?Socket 478/SocketT,12500万晶体管FSB 800MHz16KOps+16KB L1+1MB L2,75,Pentium 4 CPU简介,Netburst体系结构2个


    注意事项

    本文(诸暨市智慧档案馆数据中心和机房建.pptx)为本站会员主动上传,冰点文库仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知冰点文库(点击联系客服),我们立即给予删除!

    温馨提示:如果因为网速或其他原因下载失败请重新下载,重复下载不扣分。




    关于我们 - 网站声明 - 网站地图 - 资源地图 - 友情链接 - 网站客服 - 联系我们

    copyright@ 2008-2023 冰点文库 网站版权所有

    经营许可证编号:鄂ICP备19020893号-2


    收起
    展开