欢迎来到冰点文库! | 帮助中心 分享价值,成长自我!
冰点文库
全部分类
  • 临时分类>
  • IT计算机>
  • 经管营销>
  • 医药卫生>
  • 自然科学>
  • 农林牧渔>
  • 人文社科>
  • 工程科技>
  • PPT模板>
  • 求职职场>
  • 解决方案>
  • 总结汇报>
  • ImageVerifierCode 换一换
    首页 冰点文库 > 资源分类 > DOC文档下载
    分享到微信 分享到微博 分享到QQ空间

    数电课程设计之数字时钟.doc

    • 资源ID:14764274       资源大小:4.60MB        全文页数:9页
    • 资源格式: DOC        下载积分:1金币
    快捷下载 游客一键下载
    账号登录下载
    微信登录下载
    三方登录下载: 微信开放平台登录 QQ登录
    二维码
    微信扫一扫登录
    下载资源需要1金币
    邮箱/手机:
    温馨提示:
    快捷下载时,用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)。
    如填写123,账号就是123,密码也是123。
    支付方式: 支付宝    微信支付   
    验证码:   换一换

    加入VIP,免费下载
     
    账号:
    密码:
    验证码:   换一换
      忘记密码?
        
    友情提示
    2、PDF文件下载后,可能会被浏览器默认打开,此种情况可以点击浏览器菜单,保存网页到桌面,就可以正常下载了。
    3、本站不支持迅雷下载,请使用电脑自带的IE浏览器,或者360浏览器、谷歌浏览器下载即可。
    4、本站资源下载后的文档和图纸-无水印,预览文档经过压缩,下载后原文更清晰。
    5、试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓。

    数电课程设计之数字时钟.doc

    1、目录一、 设计任务.31. 设计课题:数字时钟设计2. 设计步骤与要求二、 分析及设计过程.31. 数字钟的功能要求2. 数字钟电路系统的组成框图3. 主体电路的设计(1) 振荡器.4(2) 分频器.4(3) 时分秒计数器.5(4) 译码显示电路.6(5) 校时电路.6(6) 主体电路的装调.7三、 总体电路图8四、 元器件清单9五、 小结.9六、 参考文献.10一、设计任务1.设计课题:数字时钟设计2.设计步骤与要求拟定数字钟电路的组成框图,要求设计优化,电路功能正确,器件少,成本低设计并安装各单元电路,要求布线整齐美观,便于级联与调试测试数字钟系统的逻辑功能,使满足设计功能的要求画出数字钟

    2、系统的整机逻辑电路图写出课程设计报告二、分析及设计过程本课题是数字电路中计数、分频、译码、显示及时钟振荡器等组合逻辑电路与时序逻辑电路的综合应用。通过学习,要求掌握多功能数字钟电路的设计方法、装调技术及数字钟的扩展应用。1.数字钟的功能要求准确计时,以数字形式显示时、分、秒的时间;小时的计时要求为“12翻1”,分和秒的计时要求为60进位;校正时间。2.数字钟电路系统的组成框图如图一所示,数字钟电路系统由主体电路和扩展电路两大部分所组成。其中主体电路完成数字钟的基本功能,扩展电路完成数字钟的扩展功能。系统的工作原理是:振荡器产生的稳定的高频脉冲信号,作为数字钟的时间基准,然后经分频器输出标准秒脉

    3、冲。秒计数器计满60后向分计数器进位,分计数器计满60后向小时计数器进位,小时计数器按照“12翻1”规律计数。计数器的输出分别经译码器送显示器显示。计时出现误差时可以用校时电路校时、校分、校秒。各扩展电路必须在主体电路正常运行的情况下才能进行功能扩展。图一(S1-1)多功能数字钟系统组成框图3.主体电路的设计主体电路是由功能部件或单元电路组成的。在设计这些电路或选择部件时,尽量选用同类型的器件,如所有功能部件都采用TTL集成电路或都采用CMOS集成电路。整个系统所用的器件种类应尽可能少。下面介绍各功能部件或电路的设计。(1) 振荡器 振荡器(英文:oscillator)是用来产生重复电子讯号(

    4、通常是正弦波或方波)的电子元件。其构成的电路叫振荡电路。能将直流电转换为具有一定频率交流电信号输出的电子电路或装置。种类很多,按振荡激励方式可分为自激振荡器、他激振荡器;按电路结构可分为阻容振荡器、电感电容振荡器、晶体振荡器、音叉振荡器等;按输出波形可分为正弦波、方波、锯齿波等振荡器。广泛用于电子工业、医疗、科学研究等方面。 图一 图一 555 定时器是一种模拟和数字功能相结合的中规模集成器件。一般用双极性工艺制作的称为 555,用CMOS 工艺制作的称为 7555,除单定时器外,还有对应的双定时器 556/7556。555 定时器的电源电压范围宽,可在 4.5V16V 工作,7555 可在

    5、318V 工作,输出驱动电流约为 200mA,因而其输出可与 TTL、CMOS 或者模拟电路电平兼容。如图二。 多谐振荡器又称为无稳态触发器,它没有稳定的输出状态,只有两个暂稳态。在电路处于某一暂稳态后,经过一段时间可以自行触发翻转到另一暂稳态。两个暂稳态自行相互转换而输出一系列矩形波。多谐振荡器可用作方波发生器。 又称为无稳态触发器,它没有 图二稳定的输出状态,只有两个暂稳态。在电路处于某一暂稳态后,经过一段时间可以自行触发翻转到另一暂稳态。两个暂稳态自行相互转换而输出一系列矩形波。多谐振荡器可用作方波发生器。 如图三。图三(2)分频器分频器的功能主要有两个:一是产生标准秒脉冲信号;二是可提

    6、供功能扩展电路所需要的信号,如仿电台报时用的103Hz的高音频信号和500Hz的低音频信号等。选用中规模集成电路计数器74LS90可以完成上述功能。如图S1-4所示,将3片74LS90进行级联,因每片为1/10分频器,3片级联正好获得1Hz的标准秒脉冲。由74LS90的功能表可得,当它接成BCD十进制计数器时,QA的输出是输入脉冲CP的2分频,所以第1片74LS90的QA输出脉冲的频率为500Hz。图S1-2晶体振荡器 图S1-3 555振荡器 图S1-4 振荡器与分频器电路(3)时分秒计数器分和秒计数器都是模M=60的计数器,采用中规模集成电路十进制计数器至少需要2片,因为10M100。它们

    7、的个位都是十进制计数器,而十位则是六进制计数器,其计数规律为0001585900。选用74LS92作为十位位计数器,74LS90作个位位计数器,再将它们进行级联组成模数M=60的计数器。时计数器是一个“12翻1”的特殊进制计数器,即当数字钟的计时器运行到12时59分59秒时,秒的个位计数器再输入一个秒脉冲时,数字钟应自动显示为01时00分00秒,实现日常生活中习惯用的计时规律。由此可见,时计数器的个位有09十个状态,十位只有0和1两种状态,因此,十位位可以采用仅有两个状态的集成触发器,如双D触发器74LS74(只用其中一个D触发器)。时的个位虽然只有09十个状态,但其重复周期需要输入13个时钟

    8、脉冲,因而需要采用功能较灵活的4位2进制计数器,这里选用74LS191。再将74LS74与74LS191通过控制门和反馈控制线进行级联,组成“12翻1”的小时计数器。如图四。 图四(4)译码显示电路译码显示电路的作用是将时分秒计数器输出的4位二进制代码翻译并显示出相应的十进制数的状态,通常译码器与显示器是配套使用的,如果选择共阴发光二极管数码显示器BS201/202,则译码驱动器应选配74LS48。如图五。图五(5)校时电路当数字钟接通电源或者计时出现误差时,均需要校正时间,校时是数字钟应具备的基本功能。一般电子手表都具有时、分、秒等校时功能。为使电路简单,本课题只进行分和小时的校正。对校时电

    9、路的要求是,在进行小时校正时不影响分和秒计数器的正常计数,同理,进行分校正时不影响秒计数器的正常计数。校正时间的方式有“快校时”和“慢校时”两种,其中“快校时”是,通过校时开关的控制,使校时脉冲进入校时电路,则计数器对校时脉冲计数,当计到需要校正的时间时,再使计数器转入正常计数。“慢校时”是用单脉冲发生器的输出作校时脉冲,通过校时开关的控制,每触发一次输出一个单脉冲,则计数器加1,当计到需要校正的时间时,再使计数器转入正常计数。由此可见,两种校时方式的电路应基本相同,不同的是校时脉冲的产生与控制方式有所区别。S2S1功能000110计数校分校时 图S1-5校时电路 表S1-1校时开关的功能 图

    10、三所示电路为校“时”、校“分”电路。其中S1为校“分”用的控制开关,S2为校“时”用的控制开关,它们的控制功能如表S1-1所示。其中校时脉冲如果直接采用如图S1-4所示的分频器的10Hz的输出脉冲,当S1或S2分别为“1”时可进行“快校时”。如果校时脉冲由单次脉冲产生器提供,则可以进行“慢校时”。需要注意的是,图S1-5所示的校时电路是由与非门构成的组合逻辑电路,开关S1或S2为“0”或“1”时,可能会产生抖动,必要时还应将其改为去抖动开关电路。如图六 图六(6)主体电路的装调根据图S1-1所示的数字钟系统组成框图按照信号的流向分级安装,逐级进行级联,这里的每一级是指组成数字钟的各功能电路。根

    11、据数字电路安装与调试基本方法,测试主体电路的逻辑功能。级联时,如果出现时序配合不同步,或尖峰脉冲干扰,引起逻辑功能不正常时,可以通过增加逻辑门进行延时或反相。如果显示字符变化很快,模糊不清,可能是由于电源电流的跳变引起的,可在集成电路器件的电源端VCC加退耦滤波电容。画数字钟的主体逻辑电路图经过联调并纠正方案中的错误和不足之处后,再测试电路的逻辑功能是否满足设计要求。最后画出满足设计要求的总体逻辑电路图。如果因实验器材有限,其中秒计数器的个位和时计数器的十位可以采用发光二极管指示,因而可以省去2片译码器和2只数码显示器。三、总图 图七图八四、元器件清单NE555 1片74LS90 5片74LS

    12、92 2片74LS191 1片74LS74 1片74LS00 4片74LS48 6片BS202 6个(共阴LED数码管)电阻 68042,2k1,3.3k3,5.1k1电位器 10k1,瓷介电容 0.1F1,0.01F3按钮开关2五、小结我们学习了数字电子电路和模拟电子电路,对电子技术有了初步了解,但那些都是理论上的东西,学的再好也不一定能够应用于实际。用过这次数字钟的课程设计,我才把学到的东西与实践相结合,由此对我所学的知识有了更进一步的理解。在此次的数字钟设计过程中,更进一步地熟悉了芯片的结构,掌握了各芯片的工作原理及具体的应用方法,也锻炼了自己独立思考和动手解决问题的能力,培养了自己主动

    13、查阅资料自学的好习惯。虽然这只是一次简单的课程设计,但通过这样一种过程,我们才能了解课程设计的一般步骤、思路以及设计过程需要注意的一些常见问题。设计本身并不是有着特别大的意义,而是对待问题的态度和处理事情的能力。设计的过程、设计的思想设计过程中的每一个环节,都值得我们去深究,各个芯片能够完成什么样的功能,连接中需要注意什么,是否有更好的方法,仿真或实物结果不对时应该如何解决,种种的问题都是在实践中不断尝试和重复试验的综合,这就更加提醒我们应该踏实耐心的对待任何一次实践实习,在过程中慢慢成长成熟。在这次设计过程中,我也对Multisim、word、绘图等软件有了进一步的了解运用,这件会对我以后的

    14、各种学习起到一定的辅助作用。试验中,借助仿真软件,不仅可以把课堂上所学知识直接加以运用,而且,还能将分散的知识点融合在一起,更加系统的掌握书本知识,为期末复习做了更充分的准备。当然,本次试验中也遇到了很多问题,有些能够通过自学或请教老师得到及时解决,有些却仍然遗留,比如说最终的仿真结果并没有达到预期的效果,这也是实践中最大的不足,至于电路的设计也是部分借助于网络,不能做到完全的自主设计,理解和答辩上有着较大的问题,这些都是我更加了解到自己平时学习的不足,以及动手解决问题的能力缺陷,但我坚信,这次的课程设计会让我在今后的学习实践中注重方法,独立自主,不断提高自己的个人专业能力素质,为将来的学习工作打下更坚实的基础。六、参考文献1数字电子技术基础,阎石,北京:清华大学出版社2电子技术基础实验与课程设计(第三版),高吉祥、库锡树主编,电子工业出版社3数字电子技术实用教程,罗桂娥主编,中南大学出版社4multisim&ultiboard10原理图与PCB设计李刚 王立香 任鲁涌 主编 电子工业出版社5百度文库


    注意事项

    本文(数电课程设计之数字时钟.doc)为本站会员主动上传,冰点文库仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知冰点文库(点击联系客服),我们立即给予删除!

    温馨提示:如果因为网速或其他原因下载失败请重新下载,重复下载不扣分。




    关于我们 - 网站声明 - 网站地图 - 资源地图 - 友情链接 - 网站客服 - 联系我们

    copyright@ 2008-2023 冰点文库 网站版权所有

    经营许可证编号:鄂ICP备19020893号-2


    收起
    展开