欢迎来到冰点文库! | 帮助中心 分享价值,成长自我!
冰点文库
全部分类
  • 临时分类>
  • IT计算机>
  • 经管营销>
  • 医药卫生>
  • 自然科学>
  • 农林牧渔>
  • 人文社科>
  • 工程科技>
  • PPT模板>
  • 求职职场>
  • 解决方案>
  • 总结汇报>
  • ImageVerifierCode 换一换
    首页 冰点文库 > 资源分类 > DOCX文档下载
    分享到微信 分享到微博 分享到QQ空间

    GTX时钟分析.docx

    • 资源ID:13478430       资源大小:483.62KB        全文页数:10页
    • 资源格式: DOCX        下载积分:5金币
    快捷下载 游客一键下载
    账号登录下载
    微信登录下载
    三方登录下载: 微信开放平台登录 QQ登录
    二维码
    微信扫一扫登录
    下载资源需要5金币
    邮箱/手机:
    温馨提示:
    快捷下载时,用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)。
    如填写123,账号就是123,密码也是123。
    支付方式: 支付宝    微信支付   
    验证码:   换一换

    加入VIP,免费下载
     
    账号:
    密码:
    验证码:   换一换
      忘记密码?
        
    友情提示
    2、PDF文件下载后,可能会被浏览器默认打开,此种情况可以点击浏览器菜单,保存网页到桌面,就可以正常下载了。
    3、本站不支持迅雷下载,请使用电脑自带的IE浏览器,或者360浏览器、谷歌浏览器下载即可。
    4、本站资源下载后的文档和图纸-无水印,预览文档经过压缩,下载后原文更清晰。
    5、试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓。

    GTX时钟分析.docx

    1、GTX时钟分析1 FPGA V6 3W-XJ1.1.1 GTX时钟分析USRCLK = Fline / V6 inter data width = Fline / 20 = *。1个GTX收发器有4组收发模块,2组参考时钟。1组收发模块包含1个TXPLL和1个RXPLL。注意:X4要采用同一的TXOUTCLK,不然很容易出现乱码(数据传输跨时钟域)。1.1.1.1 参考时钟1.1.1.2 PLL1组收发器中,TX模块可以采用RXPLL的时钟。TXPLL可以被POWER DOWN用来降低功耗。1组内的TXPLL、RXPLL产生的时钟不能被其他组或者其他收发器共享。PLL复位端口:PLLTXRES

    2、ET、PLLRXRESET。关闭电源的参数端口:TXPLL、RXPLL的输入时钟选择:CAS_CLK (Internal clock generated from the RX PLL):CAS_CLK是来自于RXPLL产生的内部时钟,可以使用PMA_CAS_CLK_EN控制。TXPLL、RXPLL的输出:PLL有个名义上的输出范围:1.2GHz3.125GHz,但具体可参见V6的手册。内部PLL详情:PLL计算方式:PLL_OUT = PLL_IN * N1 * N2 / MFlinerate = PLL_OUT * 2 / D = PLL_IN * N1 * N2 * 2 / (M * D

    3、)例如:参考时钟125MHz-Flinerate(MAX)= 125*5*5*2/(1*1)=6.25GHz。参考时钟150MHz-Flinerate(MAX)= 150*5*5*2/(1*1)=7.5GHz。V6芯片:GTX收发器(高达6.6Gb/s), GTH收发器(2.488Gb/s11Gb/s)。 FPGA逻辑过采样支持低于480Mb/s的数据速率。常用分频参数PLL_DIVSEL45_FB(N1)、PLL_DIVSEL_FB(N2)PLL_DIVSEL_REF(M)、PLL_DIVSEL_OUT(D)常用协议分频参数:1.1.1.3 TXOUTCLK、TXUSRCLK2、TXUSRC

    4、LK011 100经常被使用TXOUTCLK可以动态配置。 TXOUTCLK 驱动 1个GTX TX 在1字节模式(单组):GEN_TXUSRCLK = TRUE,TXUSRCLK输入端口接到GND。TXUSRCLK有内部得到。TXOUTCLK 驱动 1个GTX TX 在2字节模式(单组):GEN_TXUSRCLK = TRUE,TXUSRCLK输入端口接到GND。TXUSRCLK有内部从TXUSRCLK2分频得到。TXOUTCLK 驱动 1个GTX TX 在4字节模式(单组): 如果TXPLL没有使用,则采用RXPLLLKEET复位MMCM。 TXOUTCLK可以直接驱动MMCM,中间不用加

    5、BUFG。TXOUTCLK 驱动 1个GTX TX 在1字节模式(多组):GEN_TXUSRCLK = FALSE。TXOUTCLK 驱动 1个GTX TX 在2字节模式(多组):GEN_TXUSRCLK = TRUE,TXUSRCLK输入端口接到GND。TXUSRCLK从内部得到。TXOUTCLK 驱动 1个GTX TX 在4字节模式(多组):GEN_TXUSRCLK = FALSE。综上所述(TXUSRCLK是不是内部产生):TXUSRCLK2是给FPGA TX接口用的;TXUSRCLK = Fline/interdata_width;TX_DATA_WIDTHFPGA INTERFACE

    6、 WIDTHTXUSRCLK21 Byte8 10TXUSRCLK2 = TXUSRCLK * 22 Byte16 20TXUSRCLK2 = TXUSRCLK 4 Byte32 40TXUSRCLK2 = TXUSRCLK / 21.1.1.4 RXRECCLK、RXUSRCLK2、RXUSRCLK001 010经常被使用RXRECCLK可以动态配置。RXUSRCLK、RXUSRCLK2必须上升沿对齐。采用同一晶振驱动驱动参考时钟,for transmitter and the receiver on the channal:TXOUTCLK可以用来驱动RXUSRCLK、RXUSRCLK2。

    7、当时钟纠正关闭或者RXBUFFER被旁路,RX phase alignment必须用来对齐串行时钟和并行时钟。采用独立晶振驱动驱动参考时钟,for transmitter and the receiver on the channal:时钟纠正没有使用,RXUSRCLK、RXUSRCLK2必须被RXRECCLK驱动,phase-alignment电路必须被对齐。如果时钟纠正已经使用,RXUSRCLK、RXUSRCLK2可以被RXRECCLK、TXOUTCLK任意一个驱动。Sata2.0在V6的平台上,TXUSRCLK Rate = 3G/20 = 150MBTXUSRCLK2 Rate = TXUSRCLK /2 = 75MBSata3.0在V6的平台上,TXUSRCLK Rate = 6G/20 = 300MBTXUSRCLK2 Rate = TXUSRCLK /2 = 150MB内部宽度是芯片决定的:TX_DATA_WIDTH决定了FPGA interface width:TXENC8B10BUSE(0):When the 8B/10B encoder is bypassed;TXENC8B10BUSE(1):When the8B/10B encoder is enabled;


    注意事项

    本文(GTX时钟分析.docx)为本站会员主动上传,冰点文库仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知冰点文库(点击联系客服),我们立即给予删除!

    温馨提示:如果因为网速或其他原因下载失败请重新下载,重复下载不扣分。




    关于我们 - 网站声明 - 网站地图 - 资源地图 - 友情链接 - 网站客服 - 联系我们

    copyright@ 2008-2023 冰点文库 网站版权所有

    经营许可证编号:鄂ICP备19020893号-2


    收起
    展开